期刊文献+
共找到2篇文章
< 1 >
每页显示 20 50 100
基于FPGA的MAX192控制器仿真设计与研究
1
作者 张小鸣 张俊玲 《计算机工程与设计》 CSCD 北大核心 2014年第10期3422-3427,共6页
为减轻微处理器频繁控制A/D转换器转换时序与读取A/D转换结果的负担,提出串行A/D转换器MAX192的FPGA控制方法。根据MAX192多通道转换时序的特点,设计基于FPGA的多通道转换控制器和A/D转换结果寄存器阵列。由微控制器指定采样周期、采样... 为减轻微处理器频繁控制A/D转换器转换时序与读取A/D转换结果的负担,提出串行A/D转换器MAX192的FPGA控制方法。根据MAX192多通道转换时序的特点,设计基于FPGA的多通道转换控制器和A/D转换结果寄存器阵列。由微控制器指定采样周期、采样点数、采样通道顺序和最大转换通道数等参数来控制FPGA,对MAX192进行转换,且每个采样通道配置1个结果寄存器组,其数量由最大采样通道数决定。仿真结果表明,基于FPGA的MAX192控制器对多通道信号连续转换时,每个通道的平均转换时间与单通道单独转换相比减少了37.5%;结果寄存器可及时存储每次转换结果,便于微处理器及时读取A/D转换结果进行后续快速数字信号处理运算,提高了数据采集系统的实时性,具有工程应用价值。 展开更多
关键词 A/D转换器 A/D控制器 多通道转换控制器 结果寄存器 微处理器
下载PDF
基于QuartusⅡ9.0的MAX192控制器设计
2
作者 张小鸣 张俊玲 《常州大学学报(自然科学版)》 CAS 2014年第2期26-31,共6页
为了减轻微处理器频繁控制A/D转换器转换时序与读取A/D转换结果的负担,提出了串行A/D转换器MAX192的设计方法。根据MAX192多通道顺序转换时序的特点,设计出基于QuartusⅡ9.0的8通道顺序转换控制器和8通道A/D转换结果寄存器阵列。每个通... 为了减轻微处理器频繁控制A/D转换器转换时序与读取A/D转换结果的负担,提出了串行A/D转换器MAX192的设计方法。根据MAX192多通道顺序转换时序的特点,设计出基于QuartusⅡ9.0的8通道顺序转换控制器和8通道A/D转换结果寄存器阵列。每个通道配置64个结果寄存器,可满足64点周期采样的需要。采用VHDL语言和原理图相结合的方法实现MAX192控制器,并通过了时序仿真验证。仿真结果表明:基于QuartusⅡ9.0的MAX192控制器对8个通道信号顺序转换时,每个通道的转换时间与单通道单独转换相比减少了37.5%;结果寄存器可及时存储每次转换结果,便于微处理器及时读取A/D转换结果进行后续快速数字信号处理运算,提高了数据采集系统的实时性,具有工程应用价值。 展开更多
关键词 A/D转换器 A/D控制器 多通道顺序控制器 结果寄存器
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部