期刊文献+
共找到19篇文章
< 1 >
每页显示 20 50 100
TRBAC中翻转点选择和安全恢复算法的研究 被引量:2
1
作者 高利军 徐蕾 《计算机工程》 CAS CSCD 北大核心 2007年第9期154-156,共3页
在分析具有时间约束特性的角色访问控制模型(TRBAC)的基础上,对其中翻转点选择和安全状态恢复问题进行了阐述,提出了在TRBAC中判断系统安全状态的翻转点选择算法,选择合理的终止会话集合使系统恢复到安全状态的算法。该算法在一定程度... 在分析具有时间约束特性的角色访问控制模型(TRBAC)的基础上,对其中翻转点选择和安全状态恢复问题进行了阐述,提出了在TRBAC中判断系统安全状态的翻转点选择算法,选择合理的终止会话集合使系统恢复到安全状态的算法。该算法在一定程度上解决了翻转时间点选择过大或过小引起的效率和安全冲突的问题。 展开更多
关键词 角色 翻转点 时间约束 安全状态恢复
下载PDF
气候系统翻转点的早期预警方法研究 被引量:1
2
作者 梅莹 万仕全 +2 位作者 谢孝强 顾斌 何文平 《气象科学》 北大核心 2021年第6期772-779,共8页
针对气候系统的非线性特征导致预测/预警气候突变困难的问题,本文从气候系统的长程相关性出发,利用零维气候模型和两个折叠模型,研究了在一个动力系统缓慢趋近其临界翻转点的过程中,系统的长程相关是否有某种一般性变化规律。结果显示,... 针对气候系统的非线性特征导致预测/预警气候突变困难的问题,本文从气候系统的长程相关性出发,利用零维气候模型和两个折叠模型,研究了在一个动力系统缓慢趋近其临界翻转点的过程中,系统的长程相关是否有某种一般性变化规律。结果显示,3个不同分岔模型在趋近其自身临界翻转点的过程中,表征系统长程相关性的Hurst指数均呈持续增大趋势(显著性水平α=0.05),表明监测和检测气候系统长程相关性的变化可为气候系统翻转点的预警提供有利信息。 展开更多
关键词 长程相关性 去趋势波动分析 翻转点 早期预警信号 折叠模型
下载PDF
一种基于C单元的三节点翻转自恢复锁存器
3
作者 徐辉 朱烁 +3 位作者 孙皓洁 马瑞君 梁华国 黄正峰 《计算机工程与科学》 CSCD 北大核心 2024年第1期37-45,共9页
随着集成电路中工艺尺寸的不断缩减,锁存器也越来越容易受到粒子辐射引起的三节点翻转的影响。针对该问题,基于C单元的结构,提出一种低功耗、低延时和高鲁棒性的三节点翻转并自恢复的MKEEP锁存器。通过仿真实验和PVT的波动实验表明,相... 随着集成电路中工艺尺寸的不断缩减,锁存器也越来越容易受到粒子辐射引起的三节点翻转的影响。针对该问题,基于C单元的结构,提出一种低功耗、低延时和高鲁棒性的三节点翻转并自恢复的MKEEP锁存器。通过仿真实验和PVT的波动实验表明,相对于其他拥有三节点容忍或自恢复能力的锁存器,该锁存器拥有低功耗、低延迟和更小的面积开销,且对工艺、电压和温度的敏感度较低,优势明显。 展开更多
关键词 粒子辐射 三节翻转 锁存器 自恢复
下载PDF
一种低开销的三节点翻转容忍锁存器设计
4
作者 秦学伟 《河南科技》 2024年第8期9-13,共5页
【目的】随着半导体技术的发展,集成电路特征尺寸不断缩小,导致其对软错误更加敏感,因此需要对集成电路存储单元进行加固。【方法】使用Hspice进行实验与仿真,基于PTM32nm CMOS工艺,提出了一种低开销的三节点翻转容忍锁存器结构。【结... 【目的】随着半导体技术的发展,集成电路特征尺寸不断缩小,导致其对软错误更加敏感,因此需要对集成电路存储单元进行加固。【方法】使用Hspice进行实验与仿真,基于PTM32nm CMOS工艺,提出了一种低开销的三节点翻转容忍锁存器结构。【结果】该锁存器包含2个单节点自恢复模块、1个二级错误拦截模块、3个传输门。每个自恢复模块由1个施密特触发器和1个钟控的施密特触发器组成,首尾相连形成环形结构,有效地实现了三节点翻转的容忍。【结论】仿真结果表明:与现有的其他功能相同的锁存器相比,所提出的锁存器具有完整的三节点容忍能力,并且将功耗、延迟、面积、功率延迟积分别降低了约37.58%、41.25%、27.77%、75.83%。 展开更多
关键词 锁存器 软错误 三节翻转
下载PDF
32 nm工艺下基于输入分离C单元的三节点翻转容忍锁存器设计
5
作者 夏宇 《现代信息科技》 2024年第9期43-46,52,共5页
随着集成电路特征尺寸的不断缩减,存储电路中单粒子效应造成的多节点翻转的概率越来越大,严重影响了电路的可靠性。因此,为了增加存储电路的抗辐射加固能力和可靠性,提出一种三节点翻转加固锁存器TNUTL。该锁存器使用双模冗余和输入分离... 随着集成电路特征尺寸的不断缩减,存储电路中单粒子效应造成的多节点翻转的概率越来越大,严重影响了电路的可靠性。因此,为了增加存储电路的抗辐射加固能力和可靠性,提出一种三节点翻转加固锁存器TNUTL。该锁存器使用双模冗余和输入分离C单元实现100%三节点翻转容忍能力。钟控技术和传输门的使用有效降低了锁存器的功耗和延迟。32 nm CMOS工艺下的仿真结果表明,所提出的锁存器对比同类型结构平均降低了36.84%的功耗和65.31%的延迟,以及82.13%的功耗延迟积。 展开更多
关键词 锁存器 C单元 软错误 三节翻转
下载PDF
32 nm CMOS工艺的单粒子多点翻转加固锁存器设计 被引量:1
6
作者 黄正峰 曹迪 +6 位作者 崔建国 鲁迎春 欧阳一鸣 戚昊琛 徐奇 梁华国 倪天明 《计算机辅助设计与图形学学报》 EI CSCD 北大核心 2021年第3期346-355,共10页
随着集成电路工艺不断改进,电荷共享效应诱发的单粒子多点翻转已经成为影响芯片可靠性的重要因素.为此提出一种有效容忍单粒子多点翻转的加固锁存器:低功耗多点翻转加固锁存器(low power multiple node upset hardened latch,LPMNUHL).... 随着集成电路工艺不断改进,电荷共享效应诱发的单粒子多点翻转已经成为影响芯片可靠性的重要因素.为此提出一种有效容忍单粒子多点翻转的加固锁存器:低功耗多点翻转加固锁存器(low power multiple node upset hardened latch,LPMNUHL).该锁存器基于单点翻转自恢复的双联互锁存储单元(dual interlocked storage cell,DICE),构建三模冗余容错机制,输出端级联“三中取二”表决器,可以有效地容忍单粒子多点翻转,表决输出正确逻辑值,不会出现高阻态,可以有效地屏蔽电路内部节点的软错误.该锁存器能够100%容忍三点翻转,四点翻转的容忍率高达90.30%.通过运用高速传输路径、时钟选通技术和钟控表决器,该锁存器有效地降低了功耗.32 nm工艺下SPICE仿真表明,与加固性能最好的三点翻转加固锁存器综合比较,LPMNUHL的延迟平均降低了40.16%,功耗平均降低了44.96%,功耗延迟积平均降低了65.40%,面积平均降低了34.60%,并且对电压/温度波动不敏感. 展开更多
关键词 抗辐射加固设计 单粒子三翻转 单粒子四翻转 软错误
下载PDF
一种低开销的三点翻转自恢复锁存器设计 被引量:3
7
作者 黄正峰 李先东 +5 位作者 陈鹏 徐奇 宋钛 戚昊琛 欧阳一鸣 倪天明 《电子与信息学报》 EI CSCD 北大核心 2021年第9期2508-2517,共10页
随着集成电路特征尺寸的不断缩减,在恶劣辐射环境下,纳米级CMOS集成电路中单粒子三点翻转的几率日益增高,严重影响可靠性。为了实现单粒子三点翻转自恢复,该文提出一种低开销的三点翻转自恢复锁存器(LC-TNURL)。该锁存器由7个C单元和7... 随着集成电路特征尺寸的不断缩减,在恶劣辐射环境下,纳米级CMOS集成电路中单粒子三点翻转的几率日益增高,严重影响可靠性。为了实现单粒子三点翻转自恢复,该文提出一种低开销的三点翻转自恢复锁存器(LC-TNURL)。该锁存器由7个C单元和7个钟控C单元组成,具有对称的环状交叉互锁结构。利用C单元的阻塞特性和交叉互锁连接方式,任意3个内部节点发生翻转后,瞬态脉冲在锁存器内部传播,经过C单元多级阻塞后会逐级消失,确保LC-TNURL锁存器能够自行恢复到正确逻辑状态。详细的HSPICE仿真表明,与其他三点翻转加固锁存器(TNU-Latch, LCTNUT, TNUTL, TNURL)相比,LC-TNURL锁存器的功耗平均降低了31.9%,延迟平均降低了87.8%,功耗延迟积平均降低了92.3%,面积开销平均增加了15.4%。相对于参考文献中提出的锁存器,LC-TNURL锁存器的PVT波动敏感性最低,具有较高的可靠性。 展开更多
关键词 锁存器 抗辐射加固设计 C单元 自恢复 翻转
下载PDF
单粒子四点翻转自恢复加固锁存器设计 被引量:2
8
作者 黄正峰 郭阳 +5 位作者 李雪筠 徐奇 宋钛 戚昊琛 欧阳一鸣 倪天明 《计算机辅助设计与图形学学报》 EI CSCD 北大核心 2021年第4期632-639,共8页
为了容忍日益严重的单粒子多点翻转,提出了一种能够容忍单粒子四点翻转的加固锁存器——QNURL(quadruple node upset recovery latch).该锁存器包含40个同构的双输入反相器,形成5×8的阵列结构,构建了多级过滤的容错机制.通过有效... 为了容忍日益严重的单粒子多点翻转,提出了一种能够容忍单粒子四点翻转的加固锁存器——QNURL(quadruple node upset recovery latch).该锁存器包含40个同构的双输入反相器,形成5×8的阵列结构,构建了多级过滤的容错机制.通过有效地利用双输入反相器的单粒子过滤特性,当任意4个内部状态节点同时发生翻转时,都可以被多级过滤机制消除,自动恢复到正确值. PTM 32 nm工艺下的仿真结果表明,与现有的4种单粒子多点翻转加固锁存器综合比较,该锁存器的单粒子四点翻转自恢复比率高达100%,延迟平均降低了86.02%,功耗延迟积(powerdelayproduct,PDP)平均降低了78.94%,功耗平均增加了59.09%,面积平均增加了4.63%.文章最后对结构进行了衍生,提出了容忍N点翻转的(N (10)1)'2N结构框架. 展开更多
关键词 单粒子翻转 抗辐射加固设计 翻转 双输入反相器 软错误自恢复
下载PDF
一种新型低成本三节点翻转容错的锁存器设计 被引量:1
9
作者 徐辉 周乐 《电子测试》 2021年第15期15-17,20,共4页
基于抗辐射加固技术,提出了一种新颖的低功耗的三模冗余三节点翻转容错锁存器,锁存器由三个单节点翻转自恢复模块组成,每个模块包含四个互锁的C单元,使用了时钟门控技术和快速通路,避免在透明期形成的电流竞争,从而降低了功耗和延迟。... 基于抗辐射加固技术,提出了一种新颖的低功耗的三模冗余三节点翻转容错锁存器,锁存器由三个单节点翻转自恢复模块组成,每个模块包含四个互锁的C单元,使用了时钟门控技术和快速通路,避免在透明期形成的电流竞争,从而降低了功耗和延迟。实验结果表明,与现有的加固锁存器相比,所提出的锁存器对于高阻态不敏感,该锁存器在牺牲20.65%面积开销的代价下,延迟平均下降了31.83%,功耗平均下降了42.41%,PDP下降了77.62%。 展开更多
关键词 抗辐射加固技术 三模冗余 三节翻转 时钟门控 高阻态
下载PDF
基于双模互锁的抗三节点翻转锁存器设计
10
作者 徐辉 孙聪 +3 位作者 周乐 梁华国 黄正峰 李丹青 《半导体技术》 CAS 北大核心 2021年第10期759-764,794,共7页
随着半导体工艺的发展,集成电路对单粒子效应所引起的软错误更加敏感。为了减弱或消除软错误对集成电路的影响,提出了一种基于32 nm CMOS工艺的抗三节点翻转(TNU)锁存器。该锁存器通过两个互锁的单节点翻转自恢复单元与C单元相连来抗TN... 随着半导体工艺的发展,集成电路对单粒子效应所引起的软错误更加敏感。为了减弱或消除软错误对集成电路的影响,提出了一种基于32 nm CMOS工艺的抗三节点翻转(TNU)锁存器。该锁存器通过两个互锁的单节点翻转自恢复单元与C单元相连来抗TNU。此外,由于使用时钟门控技术、快速传输路径以及较少的晶体管,使该锁存器的功耗和延迟较低。HSPICE仿真结果表明该锁存器能够抗TNU,与其他先进的辐射加固锁存器相比,该锁存器在减少晶体管数量约34%的情况下,其功耗和延迟分别降低了约58%和21%,而功耗延迟积降低了约68%,并且对工艺、电压和温度(PVT)的波动具有低灵敏度。 展开更多
关键词 软错误 三节翻转(TNU) 锁存器 时钟门控 快速传输路径
下载PDF
基于交叉耦合单元的三节点翻转自恢复锁存器
11
作者 徐辉 朱烁 周静 《绥化学院学报》 2023年第3期142-146,共5页
在纳米CMOS技术中,因恶劣辐射环境引起的三节点翻转(TNU)在存储单元例如锁存器中变得越来越敏感。为了缓解软错误对集成电路的影响,提出了一种新型低开销三节点翻转自恢复辐射加固锁存器设计。该锁存器主要由12个交叉耦合单元反馈互锁组... 在纳米CMOS技术中,因恶劣辐射环境引起的三节点翻转(TNU)在存储单元例如锁存器中变得越来越敏感。为了缓解软错误对集成电路的影响,提出了一种新型低开销三节点翻转自恢复辐射加固锁存器设计。该锁存器主要由12个交叉耦合单元反馈互锁组成,形成十字结构。利用交叉耦合单元间的数据反馈,内部节点的有序组合,实现了TNU自恢复。HSPICE仿真验证了该锁存器的可靠性,与最新的TNU自恢复的锁存器相比,该锁存器的功耗、延迟、面积和三者乘积分别降低了5%、72.52%、42.81%以及85.1%,且对工艺、电压和温度波动都较稳定。 展开更多
关键词 集成电路 辐射加固 软错误 三节翻转 自恢复
下载PDF
多点钻孔硬脑膜翻转贴敷术治疗缺血性脑血管病的疗效分析
12
作者 唐斌 王本瀚 +1 位作者 李经纶 郭效东 《微创医学》 2017年第6期836-837,共2页
目的探讨多点钻孔硬脑膜翻转贴敷术治疗缺血性脑血管病的临床效果。方法选取36例缺血性脑血管病患者,进行多点钻孔硬脑膜翻转贴敷术,并于术后采用影像学技术对患者进行检查。随访6个月,检测患者术后血浆黏度比、纤维蛋白原及凝血酶原时... 目的探讨多点钻孔硬脑膜翻转贴敷术治疗缺血性脑血管病的临床效果。方法选取36例缺血性脑血管病患者,进行多点钻孔硬脑膜翻转贴敷术,并于术后采用影像学技术对患者进行检查。随访6个月,检测患者术后血浆黏度比、纤维蛋白原及凝血酶原时间(PT),并对临床表现改善情况进行观察记录。结果术后,患者血浆黏度比、纤维蛋白原水平均低于术前,PT长于术前,差异有统计学意义(P<0.05)。36例患者中,基本治愈16例,显著进步10例,好转7例,无变化3例,临床有效率为91.7%(33/36)。结论采用多点钻孔硬脑膜翻转贴敷术对缺血性脑血管病进行治疗,临床效果显著,具有重要的临床价值,值得推广。 展开更多
关键词 钻孔硬脑膜翻转贴敷术 缺血性脑血管病 临床效果
下载PDF
一种基于40nm CMOS体硅工艺的抗单粒子翻转触发器设计
13
作者 王海滨 侍言 +1 位作者 郭刚 韩光洁 《小型微型计算机系统》 CSCD 北大核心 2023年第12期2851-2857,共7页
随着集成电路尺寸的不断减小,触发器受到单粒子打击时,电荷共享效应会使触发器电路的多个节点同时翻转.基于此,提出了一种新的触发器结构,即Rectangle DFF,可以有效过滤输入上的单粒子瞬态、并对三节点翻转免疫.该触发器由时钟晶体管堆... 随着集成电路尺寸的不断减小,触发器受到单粒子打击时,电荷共享效应会使触发器电路的多个节点同时翻转.基于此,提出了一种新的触发器结构,即Rectangle DFF,可以有效过滤输入上的单粒子瞬态、并对三节点翻转免疫.该触发器由时钟晶体管堆栈架构和一个抗三节点翻转的锁存器组成,锁存器部分由12个交叉耦合的反相器和3个二输入的C单元结构组成.通过时钟晶体管堆栈结构可以屏蔽单粒子瞬态,由于3个C单元的输入不会同时翻转,能够有效屏蔽电路中的软错误.在40nm CMOS体硅工艺下的SPECTRE仿真表明,与基准的三模冗余触发器相比,面积开销降低15%,延迟降低44%,功率延迟积降低2%. 展开更多
关键词 触发器设计 单粒子三节翻转 抗辐照加固 双联锁存储单元
下载PDF
卫星导航系统信号模拟器通道零值标定方法研究 被引量:5
14
作者 林红磊 牟卫华 王飞雪 《导航定位学报》 2013年第4期61-64,83,共5页
导航信号模拟器的通道时延标定的方法有两种,一种是利用高速示波器测量信号时域波形中翻转点相对于参考点的时延,另一种是对信号作相关接收,测量相关峰的时延。理论分析和仿真结果表明在通道理想的情况下,两种测量方法是等价的,在非理... 导航信号模拟器的通道时延标定的方法有两种,一种是利用高速示波器测量信号时域波形中翻转点相对于参考点的时延,另一种是对信号作相关接收,测量相关峰的时延。理论分析和仿真结果表明在通道理想的情况下,两种测量方法是等价的,在非理想的通道下,两种测量方法的结果是不同的。对比分析表明相关峰法能更好的满足不同体制信号下的模拟器通道时延测量的要求。最后利用相关峰时延测量原理,给出了一种具体测试方案,实测结果表明该方案有效可行。 展开更多
关键词 导航信号模拟器 通道时延测试 翻转点测量法 相关峰测量法
下载PDF
Multiple Node Upset in SEU Hardened Storage Cells 被引量:4
15
作者 刘必慰 郝跃 陈书明 《Journal of Semiconductors》 EI CAS CSCD 北大核心 2008年第2期244-250,共7页
We study the problem of multiple node upset (MNU) using three-dimensional device simulation. The results show the transient floating node and charge lateral diffusion are the key reasons for MNU. We compare the MNU ... We study the problem of multiple node upset (MNU) using three-dimensional device simulation. The results show the transient floating node and charge lateral diffusion are the key reasons for MNU. We compare the MNU with multiple bit upset (MBU),and find that their characteristics are different. Methods to avoid MNU are also discussed. 展开更多
关键词 multiple node upset hardened cell charge collection
下载PDF
基于双评价值的二值图像分块隐藏算法 被引量:1
16
作者 何佳 陈勇 陈登 《现代计算机(中旬刊)》 2018年第3期70-73,共4页
现有的各种二值图像隐藏算法中,采用分块方法进行隐藏信息嵌入的算法,是当前二值图像信息隐藏的主流算法。在现有分块比特信息嵌入的思想上,设计基于双评价值的改进二值图像分块隐藏算法。通过对图像边缘区域的可翻转点进行双向评价分析... 现有的各种二值图像隐藏算法中,采用分块方法进行隐藏信息嵌入的算法,是当前二值图像信息隐藏的主流算法。在现有分块比特信息嵌入的思想上,设计基于双评价值的改进二值图像分块隐藏算法。通过对图像边缘区域的可翻转点进行双向评价分析,获取更多的可嵌入点,提升比特信息嵌入量。在载体图像有相同的嵌入信息量时,对它的视觉效果影响更小,不易被察觉。实验结果验证算法的有效性,较好的不可感知性和较高的信息嵌入量。 展开更多
关键词 二值图像 信息隐藏 翻转点 可修改度 评价函数
下载PDF
一种无需SDAC的新型流水线ADC架构——桥电位式流水线ADC架构
17
作者 陈启星 罗启宇 《电子学报》 EI CAS CSCD 北大核心 2019年第7期1518-1524,共7页
ADC/DAC是计算机技术的重要组成部分之一.本文提出的桥电位架构ADC,类似于流水线ADC,也是由多个StageADC采用流水线方式构成.文中提出了两个创新点:一是桥电位架构,在某个瞬间,基准电位链中必有一个基准电位既对应着模拟输入信号,又对... ADC/DAC是计算机技术的重要组成部分之一.本文提出的桥电位架构ADC,类似于流水线ADC,也是由多个StageADC采用流水线方式构成.文中提出了两个创新点:一是桥电位架构,在某个瞬间,基准电位链中必有一个基准电位既对应着模拟输入信号,又对应着数字输出信号,称桥电位,相对于流水线ADC而言,桥电位ADC中的基准电位链扩展了一项功能:将基准电位链中的桥电位直接取出与模拟输入信号相减就等于尾数电压,无需SDAC;二是翻转点ON式零损开关链,由此构成桥电位提取模块,使得桥电位只需流经仅仅一个零损开关即可被取出.这两项改进使得每个StageADC都只包含了SADC,而SDAC被摒弃. 展开更多
关键词 ADC架构 桥电位 翻转点 零损开关 流水线ADC SDAC 基准电位 子级ADC
下载PDF
关于驾驶室扭杆式悬置的一种匹配计算方法
18
作者 周上奎 《时代汽车》 2019年第9期87-88,共2页
目前驾驶室扭杆式悬置的匹配计算开发,主要依靠设计人员的经验估算或者依靠模拟分析软件来初步匹配计算;对于整个设计计算过程并不能很详细的体现出来;本文章将通过具体的分析计算,将计算过程形象的体现出来。
关键词 驾驶室扭杆式悬置 翻转点 扭杆 摆臂 驾驶室质心
下载PDF
A novel double-node-upset-resilient radiation-hardened latch 被引量:1
19
作者 Wang Qijun Yan Aibin 《Journal of Southeast University(English Edition)》 EI CAS 2018年第2期182-186,共5页
To effectively tolerate a double-node upset,a novel double-node-upset-resilient radiation-hardened latch is proposed in 22 nm complementary-metal-oxide-semiconductor technology.Using three interlocked single-node-upse... To effectively tolerate a double-node upset,a novel double-node-upset-resilient radiation-hardened latch is proposed in 22 nm complementary-metal-oxide-semiconductor technology.Using three interlocked single-node-upset-resilient cells,which are identically mainly constructed from three mutually feeding back 2-input C-elements,the latch achieves double-node-upset-resilience.Using smaller transistor sizes,clock-gating technology,and high-speed transmission-path,the cost of the latch is effectively reduced.Simulation results demonstrate the double-node-upset-resilience of the latch and also show that compared with the up-to-date double-node-upset-resilient latches,the proposed latch reduces the transmission delay by 72.54%,the power dissipation by 33.97%,and the delay-power-area product by 78.57%,while the average cost of the silicon area is only increased by 16.45%. 展开更多
关键词 radiation hardening circuit reliability soft error double-node upset single-node upset
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部