期刊文献+
共找到3篇文章
< 1 >
每页显示 20 50 100
一种用于移动终端的联合信道译码器
1
作者 王锦山 赖何季 《微电子学与计算机》 CSCD 北大核心 2007年第5期136-137,共2页
对移动终端中使用的信道译码技术进行了介绍,指出未来的移动终端需要支持多种通信标准。设计了一种用于移动终端的联合信道译码器,可支持多种通信标准,达到最大限度利用共享资源,从而节省总体成本。
关键词 移动终端 卷积码 咬尾卷积码 联合信道译码器
下载PDF
交织技术在信源信道联合编译码中的应用 被引量:1
2
作者 朱仁峰 邵菲 周辉 《装备指挥技术学院学报》 2006年第5期74-77,共4页
交织技术能够有效地实现随机性编译码的思想,将其应用到Turbo码中,结合其他的一些技术(如迭代译码、软判决技术等),可使通信系统获得接近Shannon理论极限的性能.将交织技术引入联合编译码,并结合信源和信道的转移特性,优化联合编译码... 交织技术能够有效地实现随机性编译码的思想,将其应用到Turbo码中,结合其他的一些技术(如迭代译码、软判决技术等),可使通信系统获得接近Shannon理论极限的性能.将交织技术引入联合编译码,并结合信源和信道的转移特性,优化联合编译码的译码方式.仿真结果表明,引入交织技术可在不增加码率的情况下有效克服突发错误带来的影响. 展开更多
关键词 交织技术 信源信道联合编码 残留冗余 联合译码器
下载PDF
基于原模图LDPC码的联合信源信道译码器的硬件实现(英文) 被引量:4
3
作者 卢静 洪少华 +1 位作者 吕毅博 王琳 《重庆邮电大学学报(自然科学版)》 CSCD 北大核心 2015年第6期775-780,共6页
采用FPGA(field programmable gate array)设计基于原模图低密度奇偶校验(low density parity check,LDPC)码的联合信源信道译码器,信道部分和信源部分都是由原模图LDPC码组成。在原模图LDPC码联合译码器的硬件实现架构中,通过2步循环... 采用FPGA(field programmable gate array)设计基于原模图低密度奇偶校验(low density parity check,LDPC)码的联合信源信道译码器,信道部分和信源部分都是由原模图LDPC码组成。在原模图LDPC码联合译码器的硬件实现架构中,通过2步循环扩展得到了适合硬件实现的准循环原模图LDPC码,译码器信息的迭代更新采用TDMP(Turbo decoding message passing)分层译码算法,采用的归一化最小和算法使得P-JSCD(photograph-based joint source and channel decoding)具有部分并行结构。最后,为了降低资源消耗和译码延迟,采用了提前终止迭代策略。基于FPGA平台的硬件实现结果表明,该联合译码器的译码性能非常接近相应的浮点算法,并且最大时钟频率达到193.834 MHz,吞吐量为24.44 Mbit/s. 展开更多
关键词 联合信源信道译码器(JSCD) 原模图LDPC码 准循环扩展 FPGA
原文传递
上一页 1 下一页 到第
使用帮助 返回顶部