期刊导航
期刊开放获取
河南省图书馆
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
1
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
0.13μm CMOS芯片上窄脉冲成型电路
1
作者
邹焕
李家胤
王平山
《电路与系统学报》
CSCD
北大核心
2011年第4期131-134,共4页
本文将脉冲功率领域中基于脉冲成型线的窄脉冲产生技术运用于芯片电路设计中,基于0.13μm的CMOS工艺,进行片上电路设计与实现。用CadenceTM Spectre Simulation进行了原理图和版图仿真分析,选用标准的片上共面波导(CPW)作为脉冲成型线(P...
本文将脉冲功率领域中基于脉冲成型线的窄脉冲产生技术运用于芯片电路设计中,基于0.13μm的CMOS工艺,进行片上电路设计与实现。用CadenceTM Spectre Simulation进行了原理图和版图仿真分析,选用标准的片上共面波导(CPW)作为脉冲成型线(PFL),采用NMOS晶体管作为开关,仿真结果表明在共面波导的长度为268μm时,产生的窄脉冲宽度最小可达8ps。将共面波导长度为4mm的脉冲成型电路进行商业化0.13μm CMOS技术流片,在50Ω负载上测得的脉冲宽度约为160ps,幅值为110~180mV。
展开更多
关键词
脉冲成型线
脉冲
产生器
CMOS
共面波导(CPW)
下载PDF
职称材料
题名
0.13μm CMOS芯片上窄脉冲成型电路
1
作者
邹焕
李家胤
王平山
机构
中国电子科技大学物理电子学院
美国克莱姆森大学电子计算机工程系
出处
《电路与系统学报》
CSCD
北大核心
2011年第4期131-134,共4页
文摘
本文将脉冲功率领域中基于脉冲成型线的窄脉冲产生技术运用于芯片电路设计中,基于0.13μm的CMOS工艺,进行片上电路设计与实现。用CadenceTM Spectre Simulation进行了原理图和版图仿真分析,选用标准的片上共面波导(CPW)作为脉冲成型线(PFL),采用NMOS晶体管作为开关,仿真结果表明在共面波导的长度为268μm时,产生的窄脉冲宽度最小可达8ps。将共面波导长度为4mm的脉冲成型电路进行商业化0.13μm CMOS技术流片,在50Ω负载上测得的脉冲宽度约为160ps,幅值为110~180mV。
关键词
脉冲成型线
脉冲
产生器
CMOS
共面波导(CPW)
Keywords
pulse forming line
pulse generator
CMOS
coplanar waveguide
分类号
TN43 [电子电信—微电子学与固体电子学]
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
0.13μm CMOS芯片上窄脉冲成型电路
邹焕
李家胤
王平山
《电路与系统学报》
CSCD
北大核心
2011
0
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部