期刊文献+
共找到1篇文章
< 1 >
每页显示 20 50 100
0.13μm CMOS芯片上窄脉冲成型电路
1
作者 邹焕 李家胤 王平山 《电路与系统学报》 CSCD 北大核心 2011年第4期131-134,共4页
本文将脉冲功率领域中基于脉冲成型线的窄脉冲产生技术运用于芯片电路设计中,基于0.13μm的CMOS工艺,进行片上电路设计与实现。用CadenceTM Spectre Simulation进行了原理图和版图仿真分析,选用标准的片上共面波导(CPW)作为脉冲成型线(P... 本文将脉冲功率领域中基于脉冲成型线的窄脉冲产生技术运用于芯片电路设计中,基于0.13μm的CMOS工艺,进行片上电路设计与实现。用CadenceTM Spectre Simulation进行了原理图和版图仿真分析,选用标准的片上共面波导(CPW)作为脉冲成型线(PFL),采用NMOS晶体管作为开关,仿真结果表明在共面波导的长度为268μm时,产生的窄脉冲宽度最小可达8ps。将共面波导长度为4mm的脉冲成型电路进行商业化0.13μm CMOS技术流片,在50Ω负载上测得的脉冲宽度约为160ps,幅值为110~180mV。 展开更多
关键词 脉冲成型线 脉冲产生器 CMOS 共面波导(CPW)
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部