期刊文献+
共找到1篇文章
< 1 >
每页显示 20 50 100
基于FPGA的差分延迟时间测量电路设计 被引量:1
1
作者 杨仪 周严 《仪表技术与传感器》 CSCD 北大核心 2023年第5期40-43,共4页
等精度同步法是频率测量的常用方法,但是计数闸门和基准时钟信号的不同步会产生一个时间间隔,导致最终出现一个字的量化误差。为了减小该误差,提出一种基于FPGA的全数字差分延迟TDC(time-to-digital converter)电路。文中TDC基于差分延... 等精度同步法是频率测量的常用方法,但是计数闸门和基准时钟信号的不同步会产生一个时间间隔,导致最终出现一个字的量化误差。为了减小该误差,提出一种基于FPGA的全数字差分延迟TDC(time-to-digital converter)电路。文中TDC基于差分延迟线原理,构建2条时延不同的延迟线代替传统单线延迟,提高了测量分辨率。设计数字校准电路,减少测量过程中外界条件变化造成的误差,试验结果表明:25℃下TDC单次测量绝对误差小于90 ps。 展开更多
关键词 时间间隔测量 差分延迟法 自校准数字电路 数字现场可编程门阵列
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部