期刊导航
期刊开放获取
河南省图书馆
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
2
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
多通道逐次逼近型10bit 40Ms/s模数转换器的设计
被引量:
1
1
作者
殷勤
戚韬
+1 位作者
吴光林
吴建辉
《电子器件》
EI
CAS
2006年第4期1126-1130,共5页
设计了一个多通道逐次逼近型结构的10 bit 40 Ms/s模数转换器(ADC)。由于采用时间交叉存取技术,提高了整个芯片的转换速度,同时通过运用比较器自校准和电容自校准结构,提高了整个电路的转换精度。本芯片采用Chart 0.25μm2.5 V工艺,版...
设计了一个多通道逐次逼近型结构的10 bit 40 Ms/s模数转换器(ADC)。由于采用时间交叉存取技术,提高了整个芯片的转换速度,同时通过运用比较器自校准和电容自校准结构,提高了整个电路的转换精度。本芯片采用Chart 0.25μm2.5 V工艺,版图面积为1.4 mm×1.3 mm。40 MHz工作时,平均功耗为33.68 mW。输入频率19.9 MHz时,信号噪声失真比(SINAD)为59.653 3 dB,无杂散动态范围(SFDR)为74.864 6 dB。
展开更多
关键词
模数转换器
逐次逼近
时间交叉存取
自校准比较器
电容
校准
下载PDF
职称材料
一种基于40nm CMOS工艺的超宽带高速ADC
被引量:
1
2
作者
易政
郭轩
+3 位作者
郑旭强
周磊
季尔优
吴旦昱
《半导体技术》
CAS
北大核心
2020年第8期586-591,共6页
设计并实现了一款超宽带高速模数转换器(ADC)芯片。该ADC采用时间交织的架构,提高了数据转换的速率;改进了前端接收电路,增加了信号的模拟输入带宽;使用优化的自举开关电路以增加信号采样率;并通过高速的自校准比较器,校准比较器的输入...
设计并实现了一款超宽带高速模数转换器(ADC)芯片。该ADC采用时间交织的架构,提高了数据转换的速率;改进了前端接收电路,增加了信号的模拟输入带宽;使用优化的自举开关电路以增加信号采样率;并通过高速的自校准比较器,校准比较器的输入失调电压,保证信号量化的速度。基于40 nm CMOS工艺对该ADC进行了设计和流片。测试结果表明:该ADC芯片采样率可达36 GS/s,3 dB带宽可达18 GHz,且在模拟输入信号的全频带内,有效位数(ENOB)可达2.5 bit以上。该芯片可以对DC^18 GHz内的射频信号直接采样,简化超宽带接收机的结构,满足超宽带接收系统的应用需求,具有系统结构简单、成本低、集成度高的优点。
展开更多
关键词
模数转换器(ADC)
时间交织
高采样率
自校准比较器
自举开关
下载PDF
职称材料
题名
多通道逐次逼近型10bit 40Ms/s模数转换器的设计
被引量:
1
1
作者
殷勤
戚韬
吴光林
吴建辉
机构
东南大学国家专用集成电路系统工程技术研究中心
出处
《电子器件》
EI
CAS
2006年第4期1126-1130,共5页
文摘
设计了一个多通道逐次逼近型结构的10 bit 40 Ms/s模数转换器(ADC)。由于采用时间交叉存取技术,提高了整个芯片的转换速度,同时通过运用比较器自校准和电容自校准结构,提高了整个电路的转换精度。本芯片采用Chart 0.25μm2.5 V工艺,版图面积为1.4 mm×1.3 mm。40 MHz工作时,平均功耗为33.68 mW。输入频率19.9 MHz时,信号噪声失真比(SINAD)为59.653 3 dB,无杂散动态范围(SFDR)为74.864 6 dB。
关键词
模数转换器
逐次逼近
时间交叉存取
自校准比较器
电容
校准
Keywords
ADC
successive approximation
time-interleaved
self-calibrated comparator
capacitor calibration
analsg-to-digital
分类号
TP335.1 [自动化与计算机技术—计算机系统结构]
下载PDF
职称材料
题名
一种基于40nm CMOS工艺的超宽带高速ADC
被引量:
1
2
作者
易政
郭轩
郑旭强
周磊
季尔优
吴旦昱
机构
中国科学院微电子研究所
中国科学院大学电子电气与通信工程学院
出处
《半导体技术》
CAS
北大核心
2020年第8期586-591,共6页
基金
国家重点研发计划资助项目(2018YFB2202302)。
文摘
设计并实现了一款超宽带高速模数转换器(ADC)芯片。该ADC采用时间交织的架构,提高了数据转换的速率;改进了前端接收电路,增加了信号的模拟输入带宽;使用优化的自举开关电路以增加信号采样率;并通过高速的自校准比较器,校准比较器的输入失调电压,保证信号量化的速度。基于40 nm CMOS工艺对该ADC进行了设计和流片。测试结果表明:该ADC芯片采样率可达36 GS/s,3 dB带宽可达18 GHz,且在模拟输入信号的全频带内,有效位数(ENOB)可达2.5 bit以上。该芯片可以对DC^18 GHz内的射频信号直接采样,简化超宽带接收机的结构,满足超宽带接收系统的应用需求,具有系统结构简单、成本低、集成度高的优点。
关键词
模数转换器(ADC)
时间交织
高采样率
自校准比较器
自举开关
Keywords
analog-to-digital converter(ADC)
time interleaved
high sampling rate
self-calibration comparator
bootstrapped switch
分类号
TN432 [电子电信—微电子学与固体电子学]
TN792 [电子电信—电路与系统]
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
多通道逐次逼近型10bit 40Ms/s模数转换器的设计
殷勤
戚韬
吴光林
吴建辉
《电子器件》
EI
CAS
2006
1
下载PDF
职称材料
2
一种基于40nm CMOS工艺的超宽带高速ADC
易政
郭轩
郑旭强
周磊
季尔优
吴旦昱
《半导体技术》
CAS
北大核心
2020
1
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部