期刊文献+
共找到2篇文章
< 1 >
每页显示 20 50 100
多通道逐次逼近型10bit 40Ms/s模数转换器的设计 被引量:1
1
作者 殷勤 戚韬 +1 位作者 吴光林 吴建辉 《电子器件》 EI CAS 2006年第4期1126-1130,共5页
设计了一个多通道逐次逼近型结构的10 bit 40 Ms/s模数转换器(ADC)。由于采用时间交叉存取技术,提高了整个芯片的转换速度,同时通过运用比较器自校准和电容自校准结构,提高了整个电路的转换精度。本芯片采用Chart 0.25μm2.5 V工艺,版... 设计了一个多通道逐次逼近型结构的10 bit 40 Ms/s模数转换器(ADC)。由于采用时间交叉存取技术,提高了整个芯片的转换速度,同时通过运用比较器自校准和电容自校准结构,提高了整个电路的转换精度。本芯片采用Chart 0.25μm2.5 V工艺,版图面积为1.4 mm×1.3 mm。40 MHz工作时,平均功耗为33.68 mW。输入频率19.9 MHz时,信号噪声失真比(SINAD)为59.653 3 dB,无杂散动态范围(SFDR)为74.864 6 dB。 展开更多
关键词 模数转换器 逐次逼近 时间交叉存取 自校准比较器 电容校准
下载PDF
一种基于40nm CMOS工艺的超宽带高速ADC 被引量:1
2
作者 易政 郭轩 +3 位作者 郑旭强 周磊 季尔优 吴旦昱 《半导体技术》 CAS 北大核心 2020年第8期586-591,共6页
设计并实现了一款超宽带高速模数转换器(ADC)芯片。该ADC采用时间交织的架构,提高了数据转换的速率;改进了前端接收电路,增加了信号的模拟输入带宽;使用优化的自举开关电路以增加信号采样率;并通过高速的自校准比较器,校准比较器的输入... 设计并实现了一款超宽带高速模数转换器(ADC)芯片。该ADC采用时间交织的架构,提高了数据转换的速率;改进了前端接收电路,增加了信号的模拟输入带宽;使用优化的自举开关电路以增加信号采样率;并通过高速的自校准比较器,校准比较器的输入失调电压,保证信号量化的速度。基于40 nm CMOS工艺对该ADC进行了设计和流片。测试结果表明:该ADC芯片采样率可达36 GS/s,3 dB带宽可达18 GHz,且在模拟输入信号的全频带内,有效位数(ENOB)可达2.5 bit以上。该芯片可以对DC^18 GHz内的射频信号直接采样,简化超宽带接收机的结构,满足超宽带接收系统的应用需求,具有系统结构简单、成本低、集成度高的优点。 展开更多
关键词 模数转换器(ADC) 时间交织 高采样率 自校准比较器 自举开关
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部