期刊文献+
共找到1篇文章
< 1 >
每页显示 20 50 100
FPGA+DSP航片并行处理系统
1
作者 雷海军 李德华 +1 位作者 薛雷 关景火 《华中科技大学学报(自然科学版)》 EI CAS CSCD 北大核心 2002年第11期28-30,共3页
研究了一种采用FPGA +双DSP的航片高速并行处理系统 ,并用区域分解算法对航片处理任务进行划分与分配 .FPGA实现对航片预处理 .DSP实现航片高层处理 .DSP部分由双TMS32 0C6 2 0 1芯片构成高速运算处理单元 ,峰值处理能力每s可达 3.2... 研究了一种采用FPGA +双DSP的航片高速并行处理系统 ,并用区域分解算法对航片处理任务进行划分与分配 .FPGA实现对航片预处理 .DSP实现航片高层处理 .DSP部分由双TMS32 0C6 2 0 1芯片构成高速运算处理单元 ,峰值处理能力每s可达 3.2× 10 9条指令 .FPGA和DSP具有各自的存储器 .在系统中应用符合数字图像处理特点的区域分解并行算法 ,这样使在空间域串行图像处理算法得到并行化 ,从而合理地对任务进行划分与分配 ,同时保证各DSP处理机负载平衡 .该方法适合多种图像处理算法 ,实现简单 ,大大减少了开发的工作量 .经试验表明 ,该实时航片处理系统具有高效、简单、可靠的特点 . 展开更多
关键词 DSP 航片并行处理系统 系统结构 FPGA 数字信号处理 区域分解算法 图像处理 目标识别
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部