期刊文献+
共找到4篇文章
< 1 >
每页显示 20 50 100
基于电磁辐射与深度学习的芯片指令分析
1
作者 李雄伟 刘俊延 +3 位作者 张阳 陈开颜 刘林云 张帆 《现代电子技术》 2022年第14期29-34,共6页
针对传统的芯片指令分析的局限性以及指令恢复准确率低下等问题,文中结合旁路分析与深度学习算法实现芯片指令的逆向分析。由于芯片在工作时能够通过不同的方式泄露旁路信号,因此,首先对芯片特性进行分析,找出不同执行指令、操作数据、... 针对传统的芯片指令分析的局限性以及指令恢复准确率低下等问题,文中结合旁路分析与深度学习算法实现芯片指令的逆向分析。由于芯片在工作时能够通过不同的方式泄露旁路信号,因此,首先对芯片特性进行分析,找出不同执行指令、操作数据、指令地址之间电磁旁路信号的差异形式;然后,利用深度神经网络构建指令逆向分析模型,在分析连续执行指令信号时,对多周期指令进行分割并提出分阶段识别的方法恢复指令;最后,在STC89C52RC芯片上进行实验并分析,验证该方案的可行性与有效性。 展开更多
关键词 芯片指令分析 电磁辐射 深度学习 旁路分析 逆向分析 指令分割 指令恢复
下载PDF
基于ARM和DSP的微机线路保护装置 被引量:1
2
作者 张小伟 《舰船电子对抗》 2012年第5期104-107,共4页
在微机线路保护中,利用数字信号处理器(DSP)高效快速的数字信号处理能力和嵌入式先进的精简指令集芯片机器(ARM)处理器强大的以太网通信功能,采用DSP+ARM9的双中央处理器(CPU)的硬件结构,两者之间采用双口随机存储器(RAM)进行数据交换... 在微机线路保护中,利用数字信号处理器(DSP)高效快速的数字信号处理能力和嵌入式先进的精简指令集芯片机器(ARM)处理器强大的以太网通信功能,采用DSP+ARM9的双中央处理器(CPU)的硬件结构,两者之间采用双口随机存储器(RAM)进行数据交换。软件设计基于嵌入式Linux操作系统,移植了Bootloader、内核,构建了Ramdisk的根文件系统,并移植了应用程序。 展开更多
关键词 线路保护 先进的精简指令芯片机器 数字信号处理器 随机存储器
下载PDF
文字转发音处理器WTS701的原理及应用
3
作者 高健 《今日电子》 2005年第3期73-75,共3页
介绍了华邦WTS701的原理及典型应用,提供了cygnal f120 MCU与WTS701的接口电路,并根据相应的芯片指令,给出了相应的控制软件。
关键词 文字转发音 处理器 华邦WTS701 接口电路 控制软件 芯片指令
下载PDF
A scalable and low power VLIW DSP core for embedded system design 被引量:1
4
作者 Sheraz Anjum 陈杰 +4 位作者 韩亮 林川 张晓潇 苏叶华 程亚奇 《Journal of Harbin Institute of Technology(New Series)》 EI CAS 2008年第2期172-175,共4页
Aims to provide the block architecture of CoStar3400 DSP that is a high performance, low power and scalable VLIW DSP core, it efficiently deployed a variable-length execution set (VLES) execution model which utilizes ... Aims to provide the block architecture of CoStar3400 DSP that is a high performance, low power and scalable VLIW DSP core, it efficiently deployed a variable-length execution set (VLES) execution model which utilizes the maximum parallelism by allowing multiple address generations and data arithmetic logic units to execute multiple instructions in a single clock cycle. The scalability was provided mainly in using more or less number of functional units according to the intended application. Low power support was added by careful architectural design techniques such as fine-grain clock gating and activation of only the required number of control signals at each stage of the pipeline. The said features of the core make it a suitable candidate for many SoC configurations, especially for compute intensive applications such as wire-line and wireless communications, including infrastructure and subscriber communications. The embedded system designers can efficiently use the scalability and VLIW features of the core by scaling the number of execution units according to specific needs of the application to effectively reduce the power consumption, chip area and time to market the intended final product. 展开更多
关键词 Very Long Instruction Word (VLIW) low Dower DSP compute intensive system on chip (SoC)
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部