期刊文献+
共找到4篇文章
< 1 >
每页显示 20 50 100
芯片电子封装翘曲非线性有限元分析 被引量:1
1
作者 褚春勤 郑百林 贺鹏飞 《计算机辅助工程》 2007年第1期10-12,共3页
针对芯片电子封装翘曲主要是由各种部件材料性能与几何尺寸不匹配,以及封装过程中温度分布不均匀性引起的问题,在只考虑材料属性的前提下,将不同的基板材料和环氧模塑封装材料(Epoxy Molding Compound,EMC)进行组合,运用有限元软件MSC P... 针对芯片电子封装翘曲主要是由各种部件材料性能与几何尺寸不匹配,以及封装过程中温度分布不均匀性引起的问题,在只考虑材料属性的前提下,将不同的基板材料和环氧模塑封装材料(Epoxy Molding Compound,EMC)进行组合,运用有限元软件MSC Patran/Nastran研究不同组合工况对封装翘曲的影响.研究表明,当封装材料与基板材料的属性相差较大时,会发生大的向上翘曲;当两者材料属性相差较小时,向上的翘曲值较小;但当两者材料属性过于趋近时,会发生向下翘曲的情况. 展开更多
关键词 芯片电子封装 翘曲 材料属性 基板 环氧成型化合物 MSC PATRAN MSC NASTRAN
下载PDF
集成电路芯片封装热应力分析 被引量:2
2
作者 王宏伟 《新余高专学报》 2006年第4期87-90,共4页
基于热力学理论,针对典型塑料方形扁平封装体PQFP在工作过程中的受热失效问题,建立二维有限元数值模拟分析模型,研究封装体在工作情况下由于热载作用而产生的应力分布情况。利用数值分析结果得出由于非均匀交变温度场的存在和元件组成... 基于热力学理论,针对典型塑料方形扁平封装体PQFP在工作过程中的受热失效问题,建立二维有限元数值模拟分析模型,研究封装体在工作情况下由于热载作用而产生的应力分布情况。利用数值分析结果得出由于非均匀交变温度场的存在和元件组成部分间热膨胀系数的不同,而导致产品内部产生热应力及应力集中问题的结论,对PQFP封装体的实效问题从有限元分析方面得出了理论解释。 展开更多
关键词 有限元 热应力分析 电子芯片封装 热膨胀系数
下载PDF
气浮/三维电解/生物降解处理芯片封装测试废水研究 被引量:1
3
作者 钟志贤 刘晓婷 +1 位作者 黄小雯 宋勇 《工业水处理》 CAS CSCD 北大核心 2023年第6期171-175,共5页
采用“气浮+三维催化电解+生物选择+厌氧好氧”组合工艺处理电子芯片封装测试厂生产废水,探索了各处理单元的不同运行参数对废水中污染物降解的影响。结果表明:四级三维催化电解是该处理工艺的关键步骤,通过四级三维催化电解可使废水中... 采用“气浮+三维催化电解+生物选择+厌氧好氧”组合工艺处理电子芯片封装测试厂生产废水,探索了各处理单元的不同运行参数对废水中污染物降解的影响。结果表明:四级三维催化电解是该处理工艺的关键步骤,通过四级三维催化电解可使废水中的难降解、具有毒性的有机污染物得到分解,为后续生物处理创造条件。在四级三维电解过程中,当每级的电流密度为70 mA/cm^(2)、总电解时间为6.0 h时,废水COD降解率可达85%以上。确定溶气压力0.2 MPa时的最佳气浮时间为45 min,生物选择池的停留时间为2~3 h。厌氧处理结果表明,当水力停留时间为4 d时,出水BOD/COD可提高到0.28左右。好氧处理的最佳曝气时间为14 h。该组合工艺可使废水中的COD降至300 mg/L,TN低于20 mg/L。 展开更多
关键词 气浮 三维催化电解 电子芯片封装测试 粒子电极
下载PDF
Integrated power electronics module based on chip scale packaged power devices 被引量:2
4
作者 王建冈 阮新波 《Journal of Southeast University(English Edition)》 EI CAS 2009年第3期367-371,共5页
High performance can be obtained for the integrated power electronics module(IPEM) by using a three-dimensional packaging structure instead of a planar structure. A three- dimensional packaged half bridge-IPEM (HB-... High performance can be obtained for the integrated power electronics module(IPEM) by using a three-dimensional packaging structure instead of a planar structure. A three- dimensional packaged half bridge-IPEM (HB-IPEM), consisting of two chip scale packaged MOSFETs and the corresponding gate driver and protection circuits, is fabricated at the laboratory. The reliability of the IPEM is controlled from the shape design of solder joints and the control of assembly process parameters. The parasitic parameters are extracted using Agilent 4395A impedance analyzer for building the parasitic parameter model of the HB- IPEM. A 12 V/3 A output synchronous rectifier Buck converter using the HB-IPEM is built to test the electrical performance of the HB-IPEM. Low voltage spikes on two MOSFETs illustrate that the three-dimensional package of the HB-IPEM can decrease parasitic inductance. Temperature distribution simulation results of the HB-IPEM using FLOTHERM are given. Heat dissipation of the solder joints makes the peak junction temperature of the chip drop obviously. The package realizes three-dimensional heat dissipation and has better thermal management. 展开更多
关键词 integrated power electronics module chip scale package RELIABILITY parasitic parameter thermal management
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部