-
题名高吞吐率双模浮点可重构FFT处理器设计实现
被引量:4
- 1
-
-
作者
魏星
黄志洪
杨海钢
-
机构
中国科学院电子学研究所
中国科学院大学
-
出处
《电子与信息学报》
EI
CSCD
北大核心
2018年第12期3042-3050,共9页
-
基金
国家自然科学基金(61704173
61474120)
北京市科技重大专项课题(Z171100000117019)~~
-
文摘
高吞吐浮点可灵活重构的快速傅里叶变换(FFT)处理器可满足尖端雷达实时成像和高精度科学计算等多种应用需求。与定点FFT相比,浮点运算复杂度更高,使得浮点型FFT的运算吞吐率与其实现面积、功耗之间的矛盾问题尤为突出。鉴于此,为降低运算复杂度,首先将大点数FFT分解成若干个小点数基2k级联子级实现,提出分别针对128/256/512/1024/2048点FFT的优化混合基算法。同时,结合所提出同时支持单通道单精度和双通道半精度两种浮点模式的新型融合加减与点乘运算单元,首次提出一款高吞吐率双模浮点可变点FFT处理器结构,并在28 nm标准CMOS工艺下进行设计并实现。实验结果表明,单通道单精度和双通道半精度浮点两种模式下的运算吞吐率和输出平均信号量化噪声比分别为3.478 GSample/s, 135 dB和6.957 GSample/s, 60 dB。归一化吞吐率面积比相比于现有其他浮点FFT实现可提高约12倍。
-
关键词
快速傅里叶变换
双模浮点
混合基
融合运算单元
-
Keywords
Fast Fourier Transform (EFT)
Dual-mode floating point
Mixed-radix
Fused arithmetic unit
-
分类号
TN47
[电子电信—微电子学与固体电子学]
-