基于采样管衬底电压自举结构,提出了一种高线性低阻抗采样开关技术。在保证采样开关等效输入阻抗较小的同时,实现了采样开关的源/漏极与衬底之间的寄生电容不随输入信号幅度的变化而变化;减小了动态比较器输入管的等效导通电阻,提高了...基于采样管衬底电压自举结构,提出了一种高线性低阻抗采样开关技术。在保证采样开关等效输入阻抗较小的同时,实现了采样开关的源/漏极与衬底之间的寄生电容不随输入信号幅度的变化而变化;减小了动态比较器输入管的等效导通电阻,提高了动态比较器输入管的跨导,解决了动态比较器的速度与噪声折中的难题。基于65nm CMOS工艺,设计了一种10位120MS/s SAR ADC。在1V电源电压下,功耗为1.2mW,信号噪声失真比SNDR>55dB,无杂散动态范围SFDR> 68dB,在奈奎斯特采样情况下,优值(FoM)为22fJ/(conv·step)。展开更多
文摘基于采样管衬底电压自举结构,提出了一种高线性低阻抗采样开关技术。在保证采样开关等效输入阻抗较小的同时,实现了采样开关的源/漏极与衬底之间的寄生电容不随输入信号幅度的变化而变化;减小了动态比较器输入管的等效导通电阻,提高了动态比较器输入管的跨导,解决了动态比较器的速度与噪声折中的难题。基于65nm CMOS工艺,设计了一种10位120MS/s SAR ADC。在1V电源电压下,功耗为1.2mW,信号噪声失真比SNDR>55dB,无杂散动态范围SFDR> 68dB,在奈奎斯特采样情况下,优值(FoM)为22fJ/(conv·step)。