期刊文献+
共找到5篇文章
< 1 >
每页显示 20 50 100
基于自适应插值算法的视频图像缩放技术及其FPGA实现 被引量:1
1
作者 孙伟 《信息通信》 2015年第3期44-44,共1页
首先介绍了一种改进的自适应插值算法,并在此基础上论述了基于自适应插值算法的FPGA系统的设计与实现。期望通过该文的研究能够对视频图像缩放效果的提升有所帮助。
关键词 自适应插值算法 视频图像缩放技术 FPGA
下载PDF
基于双线性内插算法的多路视频缩放设计 被引量:6
2
作者 陈全兵 习友宝 《电视技术》 北大核心 2015年第1期43-46,共4页
基于双线性内插算法,设计改进了一种以FPGA为硬件平台的多路视频信号的图像缩放装置。把与期望位置相邻的两行像素缓存在RAM中,先对垂直方向进行插值运算,再对水平方向进行插值运算。利用FPGA并行处理的优势实现多路视频信号的实时缩放。
关键词 双线性内插算法 FPGA 多路视频图像缩放
下载PDF
基于FPGA的非VESA标准视频信号转换显示系统的设计 被引量:1
3
作者 赵钱 章鹏 +1 位作者 曹允 窦亮 《光电子技术》 CAS 2017年第4期254-259,共6页
提出了一种基于FPGA的非VESA标准视频信号转换显示系统的实现方法。经过视频信号检测、时序编解码、图像缩放和显示控制的处理,实现了非VESA标准视频信号在液晶屏上的显示。经验证,320×256分辨率时序的非标准视频信号,经过乒乓读... 提出了一种基于FPGA的非VESA标准视频信号转换显示系统的实现方法。经过视频信号检测、时序编解码、图像缩放和显示控制的处理,实现了非VESA标准视频信号在液晶屏上的显示。经验证,320×256分辨率时序的非标准视频信号,经过乒乓读写操作、双一维线性插值缩放算法的设计,可转换为符合VESA标准的视频信号,在640×480物理分辨率的液晶屏上指定的600×480像素区域进行显示。该方法采用单片FPGA芯片的设计实现,无需外部储存器,设计方法稳定可靠,为其他非标准视频信号的转换显示和图像缩放算法的实现提供了设计依据。 展开更多
关键词 视频电子标准协会标准视频转换 视频图像缩放算法 现场可编程门阵列
下载PDF
H.264视频解码芯片中视频控制器的设计
4
作者 易志中 林涛 焦孟草 《电子设计应用》 2006年第4期87-89,共3页
本文介绍了应用于H.264解码专用芯片的视频控制器模块的设计方法,详细分析了其工作原理和设计思想,以及设计中的一些特殊技术。该模块实现了YUV转RGB信号的色度空间转换,并通过重采样实现了对原始视频图像的整数、分数的格式转换。采用... 本文介绍了应用于H.264解码专用芯片的视频控制器模块的设计方法,详细分析了其工作原理和设计思想,以及设计中的一些特殊技术。该模块实现了YUV转RGB信号的色度空间转换,并通过重采样实现了对原始视频图像的整数、分数的格式转换。采用该模块的H.264解码专用芯片可以应用于液晶电视和需要数字图像缩放的各类显示屏中。 展开更多
关键词 H.264解码 重采样 视频图像缩放 FPGA原型验证
下载PDF
A reconfigurable low-cost memory-efficient VLSI architecture for video scaling 被引量:1
5
作者 汪彦刚 Peng Silong 《High Technology Letters》 EI CAS 2013年第2期137-144,共8页
A runtime reconfigurable very-large-scale integration (VLSI) architecture for image and video scaling by arbitrary factors with good antialiasing performance is presented in this paper. Video scal- ing is used in a ... A runtime reconfigurable very-large-scale integration (VLSI) architecture for image and video scaling by arbitrary factors with good antialiasing performance is presented in this paper. Video scal- ing is used in a wide range of applications from broadcast, medical imaging and high-resolution video effects to video surveillance, and video conferencing. Many algorithms have been proposed for these applications, such as piecewise polynomial kernels and windowed sinc kernels. The sum of three shifted versions of a B-spline function, whose weights can be adjusted for different applications, is adopted as the main filter. The proposed algorithm is confirmed to be effective on image scaling ap- plications and also verified by many widely acknowledged image quality measures. The reconfigu- rable hardware architecture constitutes an arbitrary scaler with low resource consumption and high performance targeted for field programmable gate array (FPGA) devices. The scaling factor can be changed on-the-fly, and the filter can also be changed during runtime within a unifying framework. 展开更多
关键词 video scaling very-large-scale integration (VLSI) architecture polyphase filter RECONFIGURATION
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部