期刊文献+
共找到4篇文章
< 1 >
每页显示 20 50 100
VHDL——一种统一的设计描述语言 被引量:1
1
作者 陈吉华 《微电子学与计算机》 CSCD 北大核心 1993年第8期35-38,共4页
本文从Walker硬件模型出发,分别论述了VHDL对不同的硬件抽象领域和层次的描述能力,并给出了相应的VHDL描述结构.
关键词 VHDL 设计描述语言 硬件
下载PDF
基于XML的MEMS设计过程描述语言
2
作者 闫向彤 江平宇 《计算机工程》 CAS CSCD 北大核心 2007年第10期46-48,共3页
在分析和细化MEMS多种器件设计流程的基础上,建立了通用的MEMS Top-Down设计过程模型。参考工作流过程定义语言XPDL,并对其进行了扩展和修改,充分考虑微机械系统设计过程的特点,提出了一种基于XML的MEMS设计过程描述语言(MDPDL),介绍了... 在分析和细化MEMS多种器件设计流程的基础上,建立了通用的MEMS Top-Down设计过程模型。参考工作流过程定义语言XPDL,并对其进行了扩展和修改,充分考虑微机械系统设计过程的特点,提出了一种基于XML的MEMS设计过程描述语言(MDPDL),介绍了其设计和实现的基本思想,用实例验证了该语言的有效性。 展开更多
关键词 MEMS 设计过程 XML MEMS设计过程描述语言
下载PDF
简化HDL的设计方法
3
作者 彭乡琳 《兵工自动化》 2005年第6期107-108,共2页
简化硬件描述语言(HDL)的设计方法,选用XC2S15-6CS144芯片,分别使用直接功能描述、分解功能描述、硬件原语等方法实现9×5位(二进制)乘法器设计。并通过对三组实验结果的资源损耗对比分析,得出简化HDL设计的一般规律,即对设计输入... 简化硬件描述语言(HDL)的设计方法,选用XC2S15-6CS144芯片,分别使用直接功能描述、分解功能描述、硬件原语等方法实现9×5位(二进制)乘法器设计。并通过对三组实验结果的资源损耗对比分析,得出简化HDL设计的一般规律,即对设计输入处理越详细,对设计电路描述越具体,则其代码录入量越大,资源消耗越小。 展开更多
关键词 硬件描述语言设计 直接描述 分解功能描述 硬件原语 资源消耗
下载PDF
A front-end automation tool supporting design, verification and reuse of SOC 被引量:4
4
作者 严晓浪 余龙理 王界兵 《Journal of Zhejiang University Science》 CSCD 2004年第9期1102-1105,共4页
This paper describes an in-house developed language tool called VPerl used in developing a 250 MHz 32-bit high-performance low power embedded CPU core. The authors showed that use of this tool can compress the Verilog... This paper describes an in-house developed language tool called VPerl used in developing a 250 MHz 32-bit high-performance low power embedded CPU core. The authors showed that use of this tool can compress the Verilog code by more than a factor of 5, increase the efficiency of the front-end design, reduce the bug rate significantly. This tool can be used to enhance the reusability of an intellectual property model, and facilitate porting design for different platforms. 展开更多
关键词 SYSTEM-ON-CHIP VERILOG HDL VERIFICATION REUSE
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部