期刊导航
期刊开放获取
河南省图书馆
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
3
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
LTE-Advanced标准中一种基于反向重算的低存储容量Turbo码译码器结构设计
被引量:
2
1
作者
詹明
文红
伍军
《电子学报》
EI
CAS
CSCD
北大核心
2017年第7期1584-1592,共9页
在LTE-Advanced标准中,为满足移动环境下的低功耗要求,低存储容量的译码器结构设计引起了广泛关注.本文在分解Turbo码网格图的基础上,研究了前向状态度量的反向重算方法,提出了一种基于反向重算的低存储容量译码器结构设计方案.在Log-MA...
在LTE-Advanced标准中,为满足移动环境下的低功耗要求,低存储容量的译码器结构设计引起了广泛关注.本文在分解Turbo码网格图的基础上,研究了前向状态度量的反向重算方法,提出了一种基于反向重算的低存储容量译码器结构设计方案.在Log-MAP算法下研究了一种适合反向重算的修正雅可比对数式实现方法,推导了反向重算的数学表达式,并给出了实现结构.结果表明,所涉及的反向重算译码结构,以很小的冗余计算为代价将存储容量降低了50%,译码性能非常接近Log-MAP算法,在冗余计算复杂度、存储容量和译码性能指标上具有更好的均衡性.
展开更多
关键词
LTE-Advanced标准
TURBO码
MAP算法
低存储容量
译码器结构
下载PDF
职称材料
HINOC2.0系统中高速LDPC译码器结构设计
2
作者
赵越
何大治
+1 位作者
徐胤
崔竞飞
《电视技术》
北大核心
2014年第17期22-24,42,共4页
介绍了在第二代同轴电缆宽带接入技术HINOC2.0中信道编码LDPC码译码器的设计难点,针对方案中高吞吐量的难点,提出了几种译码器的硬件结构,并且给出每一种结构在满足吞吐量要求时的资源消耗。为译码器的硬件实现提供参考,并给出了硬件资...
介绍了在第二代同轴电缆宽带接入技术HINOC2.0中信道编码LDPC码译码器的设计难点,针对方案中高吞吐量的难点,提出了几种译码器的硬件结构,并且给出每一种结构在满足吞吐量要求时的资源消耗。为译码器的硬件实现提供参考,并给出了硬件资源分析和仿真结果作为理论依据。
展开更多
关键词
HINOC2
0
高吞吐量
LDPC
译码器结构
下载PDF
职称材料
基于ACE约束的S-IRA编译码器设计
3
作者
刘朋利
何欢
《山西电子技术》
2010年第2期47-49,63,共4页
考虑到结构化非规则重复累积码具有准循环的结构便于硬件实现,采用了结构化非规则重复累积码进行编码器设计。准循环矩阵的构造采用了基于ACE约束的PEG填充构造方法。结合所用码型的特点,设计出了简单有效的编码流程图。译码方面,采用...
考虑到结构化非规则重复累积码具有准循环的结构便于硬件实现,采用了结构化非规则重复累积码进行编码器设计。准循环矩阵的构造采用了基于ACE约束的PEG填充构造方法。结合所用码型的特点,设计出了简单有效的编码流程图。译码方面,采用了分层修正最小和译码算法,并设计出了译码器结构。
展开更多
关键词
结构
化非规则重复累积码
分层修正最小和
译码
算法
编
码器
结构
译码器结构
下载PDF
职称材料
题名
LTE-Advanced标准中一种基于反向重算的低存储容量Turbo码译码器结构设计
被引量:
2
1
作者
詹明
文红
伍军
机构
西南大学电子信息工程学院
电子科技大学通信抗干扰技术国家级重点实验室
上海交通大学网络空间安全学院
出处
《电子学报》
EI
CAS
CSCD
北大核心
2017年第7期1584-1592,共9页
基金
国家自然科学基金(No.61572114
No.61671390
+2 种基金
No.61401273)
国家博士后科学基金(No.2015M570776)
西南大学基本科研专项资金重点项目(No.XDJK2016B002)
文摘
在LTE-Advanced标准中,为满足移动环境下的低功耗要求,低存储容量的译码器结构设计引起了广泛关注.本文在分解Turbo码网格图的基础上,研究了前向状态度量的反向重算方法,提出了一种基于反向重算的低存储容量译码器结构设计方案.在Log-MAP算法下研究了一种适合反向重算的修正雅可比对数式实现方法,推导了反向重算的数学表达式,并给出了实现结构.结果表明,所涉及的反向重算译码结构,以很小的冗余计算为代价将存储容量降低了50%,译码性能非常接近Log-MAP算法,在冗余计算复杂度、存储容量和译码性能指标上具有更好的均衡性.
关键词
LTE-Advanced标准
TURBO码
MAP算法
低存储容量
译码器结构
Keywords
LTE-advanced standard
Turbo code
MAP algorithm
memory reduced decoding architecture
分类号
TN911.22 [电子电信—通信与信息系统]
下载PDF
职称材料
题名
HINOC2.0系统中高速LDPC译码器结构设计
2
作者
赵越
何大治
徐胤
崔竞飞
机构
上海交通大学
广播科学研究院
出处
《电视技术》
北大核心
2014年第17期22-24,42,共4页
文摘
介绍了在第二代同轴电缆宽带接入技术HINOC2.0中信道编码LDPC码译码器的设计难点,针对方案中高吞吐量的难点,提出了几种译码器的硬件结构,并且给出每一种结构在满足吞吐量要求时的资源消耗。为译码器的硬件实现提供参考,并给出了硬件资源分析和仿真结果作为理论依据。
关键词
HINOC2
0
高吞吐量
LDPC
译码器结构
Keywords
HINOC2.0
high-throughput
LDPC
decoder structure
分类号
TN764 [电子电信—电路与系统]
下载PDF
职称材料
题名
基于ACE约束的S-IRA编译码器设计
3
作者
刘朋利
何欢
机构
解放军理工大学通信工程学院研究生
解放军理工大学通信工程学院研究生
出处
《山西电子技术》
2010年第2期47-49,63,共4页
文摘
考虑到结构化非规则重复累积码具有准循环的结构便于硬件实现,采用了结构化非规则重复累积码进行编码器设计。准循环矩阵的构造采用了基于ACE约束的PEG填充构造方法。结合所用码型的特点,设计出了简单有效的编码流程图。译码方面,采用了分层修正最小和译码算法,并设计出了译码器结构。
关键词
结构
化非规则重复累积码
分层修正最小和
译码
算法
编
码器
结构
译码器结构
Keywords
S-IRA code
LMMSA algorithm
encoder architecture
decoder architecture
分类号
TN911.22 [电子电信—通信与信息系统]
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
LTE-Advanced标准中一种基于反向重算的低存储容量Turbo码译码器结构设计
詹明
文红
伍军
《电子学报》
EI
CAS
CSCD
北大核心
2017
2
下载PDF
职称材料
2
HINOC2.0系统中高速LDPC译码器结构设计
赵越
何大治
徐胤
崔竞飞
《电视技术》
北大核心
2014
0
下载PDF
职称材料
3
基于ACE约束的S-IRA编译码器设计
刘朋利
何欢
《山西电子技术》
2010
0
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部