期刊文献+
共找到2篇文章
< 1 >
每页显示 20 50 100
直扩系统PN码捕获和跟踪的FPGA实现 被引量:2
1
作者 孟明 许家栋 韦高 《现代电子技术》 2011年第17期119-121,共3页
在数字匹配滤波器和超前滞后鉴相环路的理论基础上,采用VHDL编程,在FPGA芯片上实现PN码捕获和跟踪的电路。详细讨论了各电路模块的设计实现方法。完成电路的仿真验证,给出了仿真波形。结果表明电路工作正常可靠,系统扩展方便灵活,满足... 在数字匹配滤波器和超前滞后鉴相环路的理论基础上,采用VHDL编程,在FPGA芯片上实现PN码捕获和跟踪的电路。详细讨论了各电路模块的设计实现方法。完成电路的仿真验证,给出了仿真波形。结果表明电路工作正常可靠,系统扩展方便灵活,满足设计要求。 展开更多
关键词 FPGA PN码捕获 PN码跟踪 数字匹配滤波器 超前滞后环路
下载PDF
基于Verilog的“加”、“扣”脉冲式数控振荡器设计
2
作者 宋潇 王丽萍 张雷鸣 《电脑与电信》 2009年第2期69-70,73,共3页
"加"、"扣"脉冲式数控振荡器(DCO),主要应用于超前滞后型全数字锁相环。本文用Verilog的有限状态机设计"加"、"扣"脉冲式数控振荡器。根据输入信号的相位比本地估算信号相位超前或滞后的信息... "加"、"扣"脉冲式数控振荡器(DCO),主要应用于超前滞后型全数字锁相环。本文用Verilog的有限状态机设计"加"、"扣"脉冲式数控振荡器。根据输入信号的相位比本地估算信号相位超前或滞后的信息对本地信号进行"扣"或"加"脉冲,实现本地信号对输入信号的相位锁定。 展开更多
关键词 超前滞后型全数字锁相环路 硬件描述语言 有限状态机 数控振荡器 “加”脉冲 “扣”脉冲
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部