期刊文献+
共找到88篇文章
< 1 2 5 >
每页显示 20 50 100
基于超高速硬件描述语言的快速数字锁相环设计 被引量:1
1
作者 林挺钊 《中国科技信息》 2018年第18期67-70,12,共4页
文章介绍了一种新型的数字锁相电路,通过设置相位差时间闸门的方法进行快速锁相。仿真分析表明,该电路在相同相位误差条件下可以显著提高传统的超前-滞后型数字锁相环的锁相速度。
关键词 数字锁相环 超高硬件描述语言 设计 锁相电路 仿真分析 相位误差 相位差 相速度
下载PDF
用VHDL语言在CPLD/FPGA上实现浮点运算 被引量:11
2
作者 沈明发 易清明 +1 位作者 黄伟英 周伟贤 《暨南大学学报(自然科学与医学版)》 CAS CSCD 2002年第5期19-24,共6页
 介绍了用VHDL语言在硬件芯片上实现浮点加/减法、浮点乘法运算的方法,并以Altera公司的FLEX10K系列产品为硬件平台,以MaxplusII为软件工具,实现了6点实序列浮点加/减法运算和浮点乘法运算.
关键词 超高速集成电路硬件描述语言 VHDL 浮点运算 复杂可编程逻辑器件 CPLD/FPGA 现场可编程门阵列 数字信号处理
下载PDF
μC/OS-Ⅱ任务管理的硬件实现 被引量:2
3
作者 李岩 崔晓英 +2 位作者 李贤尧 赵宏杰 程平 《计算机应用》 CSCD 北大核心 2010年第5期1386-1389,共4页
针对实时操作系统的开销导致应用程序可执行性降低的问题,提出了基于FPGA的硬件实时操作系统设计方案,实现了μC/OS-Ⅱ任务管理模块的硬件化。采用FPGA片内寄存器实现等待任务列表,并设计了相应的硬件电路访问该表,节省了系统由于频繁... 针对实时操作系统的开销导致应用程序可执行性降低的问题,提出了基于FPGA的硬件实时操作系统设计方案,实现了μC/OS-Ⅱ任务管理模块的硬件化。采用FPGA片内寄存器实现等待任务列表,并设计了相应的硬件电路访问该表,节省了系统由于频繁访存而浪费的时间。通过设计基于片内寄存器的TCB及基于组合电路的任务调度器,充分发挥了多任务潜在的并行性。整个设计采用VHDL,通过ISE8.2软件时序仿真验证。仿真结果表明,利用硬件实现减少了任务运行时间,使其在一些实时性要求较高的场合得到应用成为可能。 展开更多
关键词 硬件实时操作系统 现场可编程门阵列 任务管理 超高速集成电路硬件描述语言 并行性
下载PDF
VHDL语言在改进伺服系统性能中的应用 被引量:1
4
作者 朱志昆 刘春光 李长兵 《电气传动》 北大核心 2005年第1期44-45,共2页
针对提高电机转子分辨率来改善永磁同步电动机伺服系统低速性能,应用VHDL语言对信号处理电 路进行描述,并对处理电路进行了仿真和试验。结果表明了这种方法的可行性和实用性。
关键词 VHDL语言 信号处理电路 伺服系统 超高速集成电路硬件描述语言 永磁同步电动机
下载PDF
基于VHDL语言的8031 IP Core设计
5
作者 那凯鹏 李永红 徐志永 《黑龙江科技信息》 2008年第34期75-75,291,共2页
以VHDL语言为手段,设计实现8031 IP Core的部分功能,使用quartus完成仿真验证工作。论文的MCU逻辑设计中提供IP Core,具有广泛的应用价值。本设计完全满足标准的8031的功能、时序要求,实现了8031内部特殊功能寄存器、程序存储器、数据... 以VHDL语言为手段,设计实现8031 IP Core的部分功能,使用quartus完成仿真验证工作。论文的MCU逻辑设计中提供IP Core,具有广泛的应用价值。本设计完全满足标准的8031的功能、时序要求,实现了8031内部特殊功能寄存器、程序存储器、数据存储器、指令译码单元、算术逻辑运算单元、控制单元、数据总线、地址总线、程序地址总线等功能。该方法具有传统逻辑设计方法所无法比拟的优越性。 展开更多
关键词 超高速集成电路硬件描述语言 8031 IP CORE 仿真 微控制器
下载PDF
基于VHDL语言的MCU设计
6
作者 侯健 李永红 徐志永 《仪表技术》 2008年第11期48-50,共3页
以VHDL语言为手段,设计实现嵌入式MCU的部分功能,使用QuartusⅡ完成仿真验证工作。论文的MCU逻辑设计中提供8位MCU软核,具有广泛的应用价值。该设计完全满足标准的8051的功能、时序要求,实现了8051内部特殊功能寄存器、程序存储器、数... 以VHDL语言为手段,设计实现嵌入式MCU的部分功能,使用QuartusⅡ完成仿真验证工作。论文的MCU逻辑设计中提供8位MCU软核,具有广泛的应用价值。该设计完全满足标准的8051的功能、时序要求,实现了8051内部特殊功能寄存器、程序存储器、数据存储器、指令译码单元、算术逻辑运算单元、控制单元、数据总线、地址总线、程序地址总线等功能。该方法具有传统逻辑设计方法所无法比拟的优越性。 展开更多
关键词 超高速集成电路硬件描述语言 MCU软核 仿真 微控制器
下载PDF
闭环集成光陀螺中FIR滤波器的设计和应用
7
作者 阮颐 黄培中 卫炎 《上海航天》 2004年第5期61-64,共4页
为提高闭环集成光陀螺中电路的性能,提出了采用现场可编程门阵列器件(FPGA)实现有限冲激响应(FIR)数字滤波器的方案,并给出了一个8阶低通FIR数字滤波器的FPGA流程、算法的设计及其实现。仿真和测试结果表明,所设计的滤波器电路工作正确... 为提高闭环集成光陀螺中电路的性能,提出了采用现场可编程门阵列器件(FPGA)实现有限冲激响应(FIR)数字滤波器的方案,并给出了一个8阶低通FIR数字滤波器的FPGA流程、算法的设计及其实现。仿真和测试结果表明,所设计的滤波器电路工作正确可靠,满足设计要求。 展开更多
关键词 闭环集成光陀螺 有限冲激响应滤波器 现场可编程门阵列器件 超高硬件描述语言 数字信号处理
下载PDF
在系统可编程技术在电法发送机设计中的应用 被引量:9
8
作者 罗维斌 白宜诚 崔燕丽 《中南大学学报(自然科学版)》 EI CAS CSCD 北大核心 2005年第1期119-122,共4页
介绍了在系统可编程器件LC4256 100T的器件结构,并以此设计了地球物理勘探中多功能电法发送机的信号发生和逻辑控制部分,给出了发送机设计的系统结构图。主控模块包括分频器、时序状态机、多路选择器、波形合成、同步输出等电路,各功能... 介绍了在系统可编程器件LC4256 100T的器件结构,并以此设计了地球物理勘探中多功能电法发送机的信号发生和逻辑控制部分,给出了发送机设计的系统结构图。主控模块包括分频器、时序状态机、多路选择器、波形合成、同步输出等电路,各功能模块均以超高速硬件描述语言 VHDL作为设计输入,并在集成开发套件 ispLever3.0中进行了器件适配及计算机仿真验证。利用可编程器件丰富的片上资源,将计数器、分频器、多路选择器、控制器、波形合成、过流保护等电路集成于单片上,减少了外围器件,降低了功耗,提高了仪器性能。实践结果表明:发送机具有在系统可重构功能的能力,可产生16种信号波形,频点丰富,可用于开展多种电法勘探方法;密频比设计可有效地提高对地层的分辨力。 展开更多
关键词 在系统可编程技术 超高硬件描述语言 多功能电法发送机 计算机仿真 水槽物理模拟
下载PDF
用CPLD设计高精度超声液位检测系统 被引量:9
9
作者 程万胜 吴新军 刘军 《传感器技术》 CSCD 北大核心 2003年第3期42-44,共3页
为了稳定、精确地测量液位,通过运用复杂可编程逻辑器件控制超声波的发射和接收以及单片机进行数据运算的方法设计了超声波液位检测系统,该系统测量误差远远小于1mm。
关键词 复杂可编程逻辑器件 超高硬件描述语言 超声波 液位检测
下载PDF
基于FPGA的通用型自动配料控制系统的设计 被引量:5
10
作者 王彦 单长虹 韩景瑜 《计算机测量与控制》 CSCD 2005年第9期941-943,共3页
介绍了基于FPGA的通用型自动配料控制系统的设计和工程实现过程;设计采用了可编程逻辑器件FPGA,并基于超高速硬件描述语言VHDL在Xilinx公司的SpartanⅡ系列的XC2S100ePQ208-6芯片上编程实现;该系统由控制器、存储器、分频器、计数器、... 介绍了基于FPGA的通用型自动配料控制系统的设计和工程实现过程;设计采用了可编程逻辑器件FPGA,并基于超高速硬件描述语言VHDL在Xilinx公司的SpartanⅡ系列的XC2S100ePQ208-6芯片上编程实现;该系统由控制器、存储器、分频器、计数器、串口通讯、微型打印机及显示译码器组成;该设计可以完成人为设定参数,由控制系统调用运行,并可完成手动及自动配料,并在自动配料后对各个数据进行统计,产生相应的各种报表。 展开更多
关键词 可编程逻辑器件FPGA 超高硬件描述语言VHDL 自动配料系统
下载PDF
基于FPGA的DPLL设计与仿真实现 被引量:10
11
作者 沈军 郭勇 李志鹏 《微计算机信息》 北大核心 2007年第05Z期201-203,共3页
本文分析了超前滞后型数字锁相环(LL-DPLL)的基本组成和工作原理,用VHDL语言对该系统进行了设计,给出了数字锁相环电路3个主要模块的设计方法及仿真结果,得到了该系统的顶层电路,最后根据整个系统的仿真结果分析了系统的稳态性能。整个... 本文分析了超前滞后型数字锁相环(LL-DPLL)的基本组成和工作原理,用VHDL语言对该系统进行了设计,给出了数字锁相环电路3个主要模块的设计方法及仿真结果,得到了该系统的顶层电路,最后根据整个系统的仿真结果分析了系统的稳态性能。整个系统的锁相环部分达到了锁定速度快、相位抖动小、锁定精度高的结果。 展开更多
关键词 超前滞后型数字锁相环 现场可编程门阵列 超高硬件描述语言
下载PDF
VHDL数字系统设计实验教学研究 被引量:6
12
作者 廖荣 李蓓 +1 位作者 张振杰 李宇威 《实验室研究与探索》 CAS 北大核心 2017年第12期227-229,289,共4页
VHDL数字系统设计实验课程已建成立体化教学资源,自主开发了EDA实验平台,建成含课堂视频、实验指导视频、电子教案、网上信息发布、师生互动等的课程网站;还精心设计了实验内容,安排了由浅入深的基本模块电路设计、简单综合设计、接近... VHDL数字系统设计实验课程已建成立体化教学资源,自主开发了EDA实验平台,建成含课堂视频、实验指导视频、电子教案、网上信息发布、师生互动等的课程网站;还精心设计了实验内容,安排了由浅入深的基本模块电路设计、简单综合设计、接近工程实际的复杂设计3个层次实验;改革实验教学方法,提供全方位的实验教学指导;加强学生实验过程管理,开发并使用了现场电脑打分系统;完善有效的实验考核方案。结果表明:该一系列措施在实验教学体系建设方面取得了较好成绩,使实践课达到了教学直观和知识系统化的目的,学生普遍反映受益匪浅。 展开更多
关键词 超高速集成电路硬件描述语言 数字系统设计 现场可编程门阵列 实验教学 系统化
下载PDF
基于运动控制卡的两轴转台控制系统设计 被引量:7
13
作者 关林君 裴海龙 贺跃帮 《计算机工程与设计》 CSCD 北大核心 2011年第3期863-866,共4页
为了安全快捷地获取数控系统及航空模型等研究领域不便测取的相关参数,提出了搭建一套仿真测试平台的方案。借助mesa运动控制卡,用VHDL(超高速集成电路硬件描述语言)进行底层控制软模块设计,同时调用Linux操作系统环境下Matlab中设计的... 为了安全快捷地获取数控系统及航空模型等研究领域不便测取的相关参数,提出了搭建一套仿真测试平台的方案。借助mesa运动控制卡,用VHDL(超高速集成电路硬件描述语言)进行底层控制软模块设计,同时调用Linux操作系统环境下Matlab中设计的闭环控制器,实现对两轴转台的精确控制。测试实验结果表明,该全数字脉冲转台控制系统可以精确稳定运行,适用于多种系统精准参数的测量以及小型系统的稳定性、可靠性等性能仿真测试。 展开更多
关键词 运动控制卡 超高速集成电路硬件描述语言 两轴转台 数字脉冲控制 仿真测试
下载PDF
采用FPGA技术实现DDA插补算法的研究 被引量:11
14
作者 闫华 左健民 汪木兰 《现代制造工程》 CSCD 2007年第9期51-53,68,共4页
在Xilinx ISE开发平台上,运用硬件描述语言VHDL设计了DDA直线插补程序与DDA圆弧插补程序,并使用ModelSIM6.1进行功能仿真,选用Xilinx公司Spartan-3E系列的器件进行下载配置,硬化实现了DDA插补算法。
关键词 数控 插补算法 现场可编程逻辑门阵列 超高速集成电路硬件描述语言
下载PDF
OFDM中FFT处理器的设计及FPGA实现 被引量:4
15
作者 杨兴 谢志远 《电测与仪表》 北大核心 2008年第7期37-40,共4页
介绍了OFDM技术及其应用在电力线通信中的优势,并指出了FFT的高速实现在OFDM中的关键性。针对OFDM中FFT的运算要求,研究了一种易于FPGA实现的FFT处理单元的方案。该方案采用基2DIT-FFT算法以及单元结构的设计思路,给出了改进的基于顺序... 介绍了OFDM技术及其应用在电力线通信中的优势,并指出了FFT的高速实现在OFDM中的关键性。针对OFDM中FFT的运算要求,研究了一种易于FPGA实现的FFT处理单元的方案。该方案采用基2DIT-FFT算法以及单元结构的设计思路,给出了改进的基于顺序处理的FFT结构。用VHDL语言对各个模块进行编程,并在QuartusⅡ软件环境下综合仿真,时序分析结果与MATLAB计算结果相比验证了设计的正确性,可以满足某些OFDM系统的需求。 展开更多
关键词 快速傅立叶变换 现场可编程门阵列 正交频分复用 超高硬件描述语言 电力线通信
下载PDF
航空泵用BLDCM的CPLD转速闭环控制 被引量:3
16
作者 谭博 刘卫国 +1 位作者 马瑞卿 赵君 《微特电机》 北大核心 2010年第9期63-66,69,共5页
针对航空泵类负载驱动用无刷直流电动机(BLDCM)的控制特点,结合复杂可编程逻辑器件(CPLD)的功能,在常规控制方法的基础上,提出了基于CPLD的BLDCM转速闭环控制方法。新方法简化了系统的复杂度,具有灵活的滤波形式。重点研究了故障状态的... 针对航空泵类负载驱动用无刷直流电动机(BLDCM)的控制特点,结合复杂可编程逻辑器件(CPLD)的功能,在常规控制方法的基础上,提出了基于CPLD的BLDCM转速闭环控制方法。新方法简化了系统的复杂度,具有灵活的滤波形式。重点研究了故障状态的保护,转速闭环的实现以及电流反馈信号的处理,并给出了相关的软硬件设计,实践证明:该方法使得系统具有抗干扰能力强,可靠性高,系统简单和低成本的特点。 展开更多
关键词 BLDCM CPLD 超高速集成电路硬件描述语言(VHDL) 转速闭环
下载PDF
基于FPGA的信号与系统实验箱信号源设计 被引量:6
17
作者 吴涛 徐春燕 彭宏 《实验室研究与探索》 CAS 北大核心 2009年第6期44-47,共4页
介绍了自主设计开发的信号与系统实验箱中信号源模块的软硬件设计。整个设计以FPGA为核心,Quaturs Ⅱ为开发平台,采用VHDL语言,利用直接数字频率合成技术实现。可以通过灵活的按键开关进行频率、波形选择,输出实验模块所需信号。经仿真... 介绍了自主设计开发的信号与系统实验箱中信号源模块的软硬件设计。整个设计以FPGA为核心,Quaturs Ⅱ为开发平台,采用VHDL语言,利用直接数字频率合成技术实现。可以通过灵活的按键开关进行频率、波形选择,输出实验模块所需信号。经仿真验证和实际运行结果表明,信号源模块满足设计要求,在实际教学中获得良好效果。 展开更多
关键词 现场可编程门陈列 信号源 直接数字频率合成 信号与系统实验 超高速集成电路硬件描述语言
下载PDF
高精度中频双极性PWM信号发生器的FPGA实现 被引量:12
18
作者 孔德杰 宋悦铭 毛大鹏 《国外电子测量技术》 2015年第11期32-34,43,共4页
针对DSP芯片的PWM驱动信号精度与载波频率不能兼顾的矛盾,提出了一种基于FPGA器件的高精度中频双极性PWM信号发生器,该PWM信号发生器采用VHDL语言予以实现,具有集成度高、抗干扰能力强、中频范围内频率可调而不改变PWM精度的特点。仿真... 针对DSP芯片的PWM驱动信号精度与载波频率不能兼顾的矛盾,提出了一种基于FPGA器件的高精度中频双极性PWM信号发生器,该PWM信号发生器采用VHDL语言予以实现,具有集成度高、抗干扰能力强、中频范围内频率可调而不改变PWM精度的特点。仿真结果表明在中频范围内,该PWM信号发生器可以方便的改变PWM驱动信号频率,而其精度不会变化。在长脉冲激光驱动电路中实验中,该PWM信号发生器很好地解决了PWM精度与频率之间的矛盾,并具有较强的抗干扰能力。 展开更多
关键词 现场可编程门阵列 脉宽调制 超高速集成电路硬件描述语言
下载PDF
循环冗余校验分布式算法的理论推导及FPGA实现 被引量:3
19
作者 毕占坤 黄芝平 +1 位作者 张羿猛 王跃科 《兵工学报》 EI CAS CSCD 北大核心 2006年第6期1122-1125,共4页
循环冗余校验(CRC)算法广泛应用于测控及通信领域以提高数据传输的可靠性。传统的按位计算CRC校验值的方法不能满足高速信号处理的要求。利用FPGA查找表结构以及并行分布式运算的特点,在很大程度上可以突破处理速度上的瓶颈。本文对CRC... 循环冗余校验(CRC)算法广泛应用于测控及通信领域以提高数据传输的可靠性。传统的按位计算CRC校验值的方法不能满足高速信号处理的要求。利用FPGA查找表结构以及并行分布式运算的特点,在很大程度上可以突破处理速度上的瓶颈。本文对CRC分布式算法进行了公式推导,该方法可以衍生出针对任何阶次生成多项式以及任意处理位宽的CRC分布式算法。该算法在实际应用中获得了很高的处理速度和很好的稳定性。 展开更多
关键词 仪器仪表技术 循环冗余校验 分布式算法 查找表 超高速集成电路硬件描述语言
下载PDF
VHDL在现代电子设计技术EDA中的应用 被引量:9
20
作者 亓淑敏 关可 《现代电子技术》 2005年第15期108-109,112,共3页
通过对双时间选择控制器的功能分析、模块分解设计、波形仿真、逻辑综合、器件烧写的完整设计过程的描述,介绍了使用美国Altera公司的EDA设计软件Max+ Plus 设计数字系统的方法和过程,并给出了双时间选择控制器的设计程序、部分仿真波... 通过对双时间选择控制器的功能分析、模块分解设计、波形仿真、逻辑综合、器件烧写的完整设计过程的描述,介绍了使用美国Altera公司的EDA设计软件Max+ Plus 设计数字系统的方法和过程,并给出了双时间选择控制器的设计程序、部分仿真波形和器件图,说明了利用V HDL 语言进行电子设计的过程和优点,并且说明了用硬件描述语言V HDL设计数字系统、逻辑综合和仿真的电子设计自动化技术是现代电子设计的重要手段和发展方向。 展开更多
关键词 超高速集成电路硬件描述语言 电子设计自动化 现代电子设计 仿真
下载PDF
上一页 1 2 5 下一页 到第
使用帮助 返回顶部