-
题名基于FPGA的二-十进制转码器设计
被引量:1
- 1
-
-
作者
王庆春
何晓燕
-
机构
安康学院电子与信息技术研究中心
-
出处
《微型机与应用》
2010年第14期72-75,共4页
-
基金
陕西省教育厅科学研究计划资助项目(07JK176)
安康学院专项科研计划资助项目(AYQDZR0808)
-
文摘
针对二进制转十进制(BCD)转码器的FPGA实现目标,提出了一种高效、易于重构的转码器设计方案。并在FPGA开发板上成功地实现了该设计,验证结果表明,与使用中规模集成电路IP核(SN74185A)实现的7 bit、10 bit和12 bit的转码器相比,本设计可以分别节约28.5%、47.6%和49.6%的硬件实现代价(逻辑单元LEs);同时,电路的路径延迟也分别减少了0.7 ns、2.1 ns和8.9 ns.
-
关键词
二进制转十进制(BCD)转码器
FPGA
IP核
逻辑单元(LEs)
路径延迟(tpd)
-
Keywords
binary to decimal converter
FPGA
IP core
LEs
time propagation delay
-
分类号
TP302
[自动化与计算机技术—计算机系统结构]
-
-
题名一种高效、可重构的二—十进制转码器设计
被引量:1
- 2
-
-
作者
王庆春
何晓燕
万长兴
-
机构
安康学院电子与信息技术研究中心
-
出处
《微计算机信息》
2010年第17期142-144,共3页
-
基金
基金申请人:王庆春
项目名称:H.264/AVC视频编码器的分数像素插值算法研究与硬件实现
基金颁发部门:陕西省教育厅(07JK176)
-
文摘
文中针对二—十进制(BCD)转码器的FPGA实现目标,提出了一种高效、易于重构的转码器设计方法.并在FPGA(Altera EP1K30QC208-2)开发板上成功地实现了该设计,验证结果表明;和其它4种方法实现的12-bit二—十进制转码器相比,这种设计不但能节约实现代价(逻辑单元LEs);而且也能减小电路的路径延迟。
-
关键词
二一-十进制(BCD)转码器
SOPC
IP核
逻辑单元(LEs)
路径延迟(tpd)
-
Keywords
binary to decimal (Binary Coded Decimal, BCD) converter
System On Programmable Chip (SOPC)
Intellectual Property (UP) core
Logic Elements (LEs)
Time Propagation Delay (tpd)
-
分类号
TN919.3
[电子电信—通信与信息系统]
-