期刊文献+
共找到2篇文章
< 1 >
每页显示 20 50 100
基于FPGA的二-十进制转码器设计 被引量:1
1
作者 王庆春 何晓燕 《微型机与应用》 2010年第14期72-75,共4页
针对二进制转十进制(BCD)转码器的FPGA实现目标,提出了一种高效、易于重构的转码器设计方案。并在FPGA开发板上成功地实现了该设计,验证结果表明,与使用中规模集成电路IP核(SN74185A)实现的7 bit、10 bit和12 bit的转码器相比,本设计可... 针对二进制转十进制(BCD)转码器的FPGA实现目标,提出了一种高效、易于重构的转码器设计方案。并在FPGA开发板上成功地实现了该设计,验证结果表明,与使用中规模集成电路IP核(SN74185A)实现的7 bit、10 bit和12 bit的转码器相比,本设计可以分别节约28.5%、47.6%和49.6%的硬件实现代价(逻辑单元LEs);同时,电路的路径延迟也分别减少了0.7 ns、2.1 ns和8.9 ns. 展开更多
关键词 二进制转十进制(BCD)转码器 FPGA IP核 逻辑单元(LEs) 路径延迟(tpd)
下载PDF
一种高效、可重构的二—十进制转码器设计 被引量:1
2
作者 王庆春 何晓燕 万长兴 《微计算机信息》 2010年第17期142-144,共3页
文中针对二—十进制(BCD)转码器的FPGA实现目标,提出了一种高效、易于重构的转码器设计方法.并在FPGA(Altera EP1K30QC208-2)开发板上成功地实现了该设计,验证结果表明;和其它4种方法实现的12-bit二—十进制转码器相比,这种设计不但能... 文中针对二—十进制(BCD)转码器的FPGA实现目标,提出了一种高效、易于重构的转码器设计方法.并在FPGA(Altera EP1K30QC208-2)开发板上成功地实现了该设计,验证结果表明;和其它4种方法实现的12-bit二—十进制转码器相比,这种设计不但能节约实现代价(逻辑单元LEs);而且也能减小电路的路径延迟。 展开更多
关键词 二一-十进制(BCD)转码器 SOPC IP核 逻辑单元(LEs) 路径延迟(tpd)
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部