期刊文献+
共找到3篇文章
< 1 >
每页显示 20 50 100
一种适应较大电流场合的水冷式TIG焊枪设计 被引量:1
1
作者 王伟强 《机械工程师》 2016年第10期236-237,共2页
在生产制造业领域中,有很多时候需要连续较大电流的TIG焊接,特别是要求具备焊接暂载率高、不间断焊接、持续时间长等特点,这就给焊枪提出了更高的要求,为了应对这种需求,对其结构进行设计改进,增大许用电流,延长连续焊接时间,增加焊枪... 在生产制造业领域中,有很多时候需要连续较大电流的TIG焊接,特别是要求具备焊接暂载率高、不间断焊接、持续时间长等特点,这就给焊枪提出了更高的要求,为了应对这种需求,对其结构进行设计改进,增大许用电流,延长连续焊接时间,增加焊枪使用寿命,降低焊枪成本和降低钨棒的消耗。 展开更多
关键词 TIG焊接 水冷式 较大电流 设计改进
下载PDF
一种水声设备无自锁式开关设计
2
作者 李雷 孔令亮 石建飞 《电声技术》 2020年第8期70-72,77,共4页
介绍了一种水下按压式开关的设计方法,重点阐述了其结构设计、工作原理以及应用实施。该开关具备脉冲式触发功能,允许较大工作电流通过,结构简单,密封可靠,适用于水下按键式操作设备。
关键词 按键式 脉冲式 较大电流
下载PDF
A Low-Power Super-Performance Four-Way Set-Associative CMOS Cache Memory 被引量:1
3
作者 孙慧 李文宏 章倩苓 《Journal of Semiconductors》 EI CAS CSCD 北大核心 2004年第4期366-371,共6页
A 1.8-V 64-kb four-way set-associative CMOS cache memory implemented by 0.18μm/1.8V 1P6M logic CMOS technology for a super performance 32-b RISC microprocessor is presented.For comparison,a conventional parallel acce... A 1.8-V 64-kb four-way set-associative CMOS cache memory implemented by 0.18μm/1.8V 1P6M logic CMOS technology for a super performance 32-b RISC microprocessor is presented.For comparison,a conventional parallel access cache with the same storage and organization is also designed and simulated using the same technology.Simulation results indicate that by using sequential access,power reduction of 26% on a cache hit and 35% on a cache miss is achieved.High-speed approaches including modified current-mode sense amplifier and split dynamic tag comparators are adopted to achieve fast data access.Simulation results indicate that a typical clock to data access of 2.7ns is achieved... 展开更多
关键词 CACHE set-associative sequential access parallel access current-mode sense amplifier COMPARATOR
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部