期刊文献+
共找到2篇文章
< 1 >
每页显示 20 50 100
一种适用于概率LDPC译码器的双路更新边缘存储器
1
作者 吴廷勇 林于敬 《电讯技术》 北大核心 2020年第1期92-96,共5页
针对采用传统边缘存储器结构的概率低密度奇偶校验(Low Density Parity Check,LDPC)译码器中仍存在锁存问题的现象,借鉴全并行Turbo译码器中的多路更新策略,提出了一种增强的变量节点和校验节点双路更新边缘存储器结构。利用双路更新结... 针对采用传统边缘存储器结构的概率低密度奇偶校验(Low Density Parity Check,LDPC)译码器中仍存在锁存问题的现象,借鉴全并行Turbo译码器中的多路更新策略,提出了一种增强的变量节点和校验节点双路更新边缘存储器结构。利用双路更新结构引入的增强随机选择特性,可以显著降低概率迭代译码过程中的锁存现象。仿真分析表明,相比于单路更新结构,采用双路更新边缘存储器结构的概率LDPC译码器能够在误比特率接近10-4量级处获得0.4 dB左右的译码性能增益,同时也能够显著降低迭代译码周期数量,提升译码速率。 展开更多
关键词 概率LDPC译码器 边缘存储器 锁存问题 双路更新
下载PDF
LDPC码的全并行概率译码 被引量:4
2
作者 任祥维 文红 张颂 《通信技术》 2011年第8期42-44,共3页
针对LDPC码和积译码算法运算量大、电路实现复杂度高,介绍一种新的LDPC译码实现结构——概率译码器。该结构结合随机运算思想,运算量大幅降低,电路布线实现压力减小,吞吐量显著提高,针对该算法的内部路由可能出现的死锁问题引入了边存储... 针对LDPC码和积译码算法运算量大、电路实现复杂度高,介绍一种新的LDPC译码实现结构——概率译码器。该结构结合随机运算思想,运算量大幅降低,电路布线实现压力减小,吞吐量显著提高,针对该算法的内部路由可能出现的死锁问题引入了边存储器(EM,Edge Memory)概念。在AWGN信道下,对上述方法进行了仿真验证,给出了新方案和旧算法的性能分析比较,结果显示该算法的性能相比传统LDPC译码器有近0.2 dB的性能损失,但译码复杂度得到显著降低。 展开更多
关键词 LDPC概率译码 随机运算 边缘存储器
原文传递
上一页 1 下一页 到第
使用帮助 返回顶部