期刊文献+
共找到2篇文章
< 1 >
每页显示 20 50 100
基于∑-Δ调制的分数频率综合器杂散分析
1
作者 伍岳 张玉兴 《中国无线电》 2005年第12期65-68,共4页
详细介绍了∑-Δ调制技术,并对其抑制分数频率综合器杂散的性能进行了深入分析。
关键词 ∑-△调制杂散量化噪声过采样分数频率综台器
下载PDF
基于数字延时锁相环的FPGA IO延时管理电路 被引量:2
2
作者 王鹏翔 周灏 来金梅 《复旦学报(自然科学版)》 CAS CSCD 北大核心 2013年第4期497-504,共8页
本文提出了一种基于过采样量化器和换挡(Gear-Shift)控制机制的新颖的数字延时锁相环(DDLL),可以嵌入于FPGA芯片IO单元的延时管理系统,实现了IO单元数据通路延时的精确校正,分辨率达到78ps,可调节范围达4ns,满足FPGA芯片对高速串行接口... 本文提出了一种基于过采样量化器和换挡(Gear-Shift)控制机制的新颖的数字延时锁相环(DDLL),可以嵌入于FPGA芯片IO单元的延时管理系统,实现了IO单元数据通路延时的精确校正,分辨率达到78ps,可调节范围达4ns,满足FPGA芯片对高速串行接口协议复杂时序的兼容.DDLL使用独具特色的过采样量化器,仅使用1bit时间数字转换器(TDC)达到了98dB SNR,等效理论分辨率达16位,并引入了全新的Gear-Shift控制机制,对误差信息合理的加权实现快速精确的锁入,结合2阶巴特沃斯衰减的数字环路滤波器,实现全数字环路控制,较传统模拟延时锁相环,节省了芯片面积和功耗,同时对数字电路所产生的衬底噪声具有更好耐受.DDLL采用65nm数字工艺,嵌入复旦大学自主研发的FPGA芯片,经过后仿验证,锁定时间小于50cycles. 展开更多
关键词 现场可编程门阵列 过采样量化 Gear-Shift机制 延时锁相环 IO延时管理
原文传递
上一页 1 下一页 到第
使用帮助 返回顶部