期刊导航
期刊开放获取
河南省图书馆
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
2
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
13bit 50MS/s CMOS流水线ADC的设计
1
作者
郭睿
李福乐
张春
《半导体技术》
CAS
CSCD
北大核心
2009年第10期1022-1026,共5页
介绍了一种新的流水线ADC校准算法,并利用该校准算法完成了一个13 bit,50MS/s流水线ADC的设计。该校准算法对级电路的比较器和后级电路的输出码字的出现频率进行统计,得到各个级电路输出位的真实权值,可以同时校准多种非理想因素如运放...
介绍了一种新的流水线ADC校准算法,并利用该校准算法完成了一个13 bit,50MS/s流水线ADC的设计。该校准算法对级电路的比较器和后级电路的输出码字的出现频率进行统计,得到各个级电路输出位的真实权值,可以同时校准多种非理想因素如运放有限增益、电容失配等造成的误差。电路采用UMC0.18μm混合工艺,1.8V电源电压。通过SPECTRE仿真获得晶体管级级电路的输入输出关系,将其结果导入顶层行为级模型进行校准。仿真结果表明,在50MHz采样率、5MHz输入信号下,通过校准算法SFDR由44.1dB提升至102.2dB,SNDR由40.9dB提升至79.9dB,ENOB由6.5bit提升至12.98bit。
展开更多
关键词
流水线模数转换器
数字后台校准
运放有限直流增益
电容失配
下载PDF
职称材料
一种新型的级联Sigma-Delta调制器的建模设计
被引量:
2
2
作者
曹仕林
陈红梅
尹勇生
《合肥工业大学学报(自然科学版)》
CAS
北大核心
2020年第7期927-931,共5页
文章提出了一种新型的级联Sigma-Delta调制器。传统的级联Sigma-Delta调制器需要数字逻辑部分来抵消第1级的量化噪声,数字部分与模拟电路之间的不完全匹配将造成误差泄露。为此,有学者提出了Sturdy-MASH(SMASH)Sigma-Delta调制器以及DNC...
文章提出了一种新型的级联Sigma-Delta调制器。传统的级联Sigma-Delta调制器需要数字逻辑部分来抵消第1级的量化噪声,数字部分与模拟电路之间的不完全匹配将造成误差泄露。为此,有学者提出了Sturdy-MASH(SMASH)Sigma-Delta调制器以及DNC-SMASH Sigma-Delta调制器来解决误差泄露问题。该文基于上述方法对二阶Sigma-Delta调制器进行了改进,提出了一种新型的两级级联结构,使二阶调制器和额外的一位量化器级联,以此提高调制器的噪声整形。文中分析了非理想因素包括积分器中运放的有限直流增益对信噪比的影响。采用Matlab Simulink对该调制器进行建模仿真,结果表明,在过采样率为256、输入信号带宽为20 kHz时,调制器的信噪比达到114.4 dB,精度高达18.16位。
展开更多
关键词
级联Sigma-Delta调制器
SMASH调制器
一位量化器
非理想因素
运放
的
有限
直流
增益
下载PDF
职称材料
题名
13bit 50MS/s CMOS流水线ADC的设计
1
作者
郭睿
李福乐
张春
机构
清华大学微电子所
出处
《半导体技术》
CAS
CSCD
北大核心
2009年第10期1022-1026,共5页
基金
国家自然科学基金资助项目(60806008)
文摘
介绍了一种新的流水线ADC校准算法,并利用该校准算法完成了一个13 bit,50MS/s流水线ADC的设计。该校准算法对级电路的比较器和后级电路的输出码字的出现频率进行统计,得到各个级电路输出位的真实权值,可以同时校准多种非理想因素如运放有限增益、电容失配等造成的误差。电路采用UMC0.18μm混合工艺,1.8V电源电压。通过SPECTRE仿真获得晶体管级级电路的输入输出关系,将其结果导入顶层行为级模型进行校准。仿真结果表明,在50MHz采样率、5MHz输入信号下,通过校准算法SFDR由44.1dB提升至102.2dB,SNDR由40.9dB提升至79.9dB,ENOB由6.5bit提升至12.98bit。
关键词
流水线模数转换器
数字后台校准
运放有限直流增益
电容失配
Keywords
pipelined ADC
digital background calibration
opamp finite DC gain
capacitor mismatch
分类号
TN432 [电子电信—微电子学与固体电子学]
下载PDF
职称材料
题名
一种新型的级联Sigma-Delta调制器的建模设计
被引量:
2
2
作者
曹仕林
陈红梅
尹勇生
机构
合肥工业大学微电子设计研究所
合肥工业大学教育部IC网上合作研究中心
出处
《合肥工业大学学报(自然科学版)》
CAS
北大核心
2020年第7期927-931,共5页
基金
国家自然科学基金资助项目(61704043)。
文摘
文章提出了一种新型的级联Sigma-Delta调制器。传统的级联Sigma-Delta调制器需要数字逻辑部分来抵消第1级的量化噪声,数字部分与模拟电路之间的不完全匹配将造成误差泄露。为此,有学者提出了Sturdy-MASH(SMASH)Sigma-Delta调制器以及DNC-SMASH Sigma-Delta调制器来解决误差泄露问题。该文基于上述方法对二阶Sigma-Delta调制器进行了改进,提出了一种新型的两级级联结构,使二阶调制器和额外的一位量化器级联,以此提高调制器的噪声整形。文中分析了非理想因素包括积分器中运放的有限直流增益对信噪比的影响。采用Matlab Simulink对该调制器进行建模仿真,结果表明,在过采样率为256、输入信号带宽为20 kHz时,调制器的信噪比达到114.4 dB,精度高达18.16位。
关键词
级联Sigma-Delta调制器
SMASH调制器
一位量化器
非理想因素
运放
的
有限
直流
增益
Keywords
cascade Sigma-Delta modulator
SMASH modulator
one-bit quantizer
non-ideal factors
finite DC gain of operational amplifier
分类号
TN47 [电子电信—微电子学与固体电子学]
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
13bit 50MS/s CMOS流水线ADC的设计
郭睿
李福乐
张春
《半导体技术》
CAS
CSCD
北大核心
2009
0
下载PDF
职称材料
2
一种新型的级联Sigma-Delta调制器的建模设计
曹仕林
陈红梅
尹勇生
《合肥工业大学学报(自然科学版)》
CAS
北大核心
2020
2
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部