期刊文献+
共找到2篇文章
< 1 >
每页显示 20 50 100
模2^n-2^k-1加法器高效VLSI设计与实现 被引量:1
1
作者 马上 叶燕龙 胡剑浩 《微电子学与计算机》 CSCD 北大核心 2010年第10期1-7,共7页
模加法器是余数系统(Residue Number System,RNS)的基本运算单元,2n-2k-1形式的余数基易于构建大动态范围和具有优良复杂度平衡性的多通道余数基.基于前缀运算和进位修正算法提出了一类新的模2n-2k-1加法通用算法及其VLSI实现结构.该算... 模加法器是余数系统(Residue Number System,RNS)的基本运算单元,2n-2k-1形式的余数基易于构建大动态范围和具有优良复杂度平衡性的多通道余数基.基于前缀运算和进位修正算法提出了一类新的模2n-2k-1加法通用算法及其VLSI实现结构.该算法消除了重复的进位信息计算,且可采用任意已有的前缀运算结构.与同类型模加法器的分析对比结果表明,提出的模2n-2k-1加法器具有优良的"面积×时延"特性. 展开更多
关键词 余数系统 模加法器 并行前缀 进位修正 超大规模集成电路
下载PDF
基于并行前缀结构的十进制加法器设计 被引量:1
2
作者 王书敏 崔晓平 《电子科技》 2016年第6期19-21,25,共4页
针对硬件实现BCD码十进制加法需要处理无效码的问题,设计了一种基于并行前缀结构的十进制加法器。该十进制加法器依据预先加6,配合二进制加法求中间和,然后再减6修正的算法,并将减6修正步骤整合到重新设计的减6修正进位选择加法器中,充... 针对硬件实现BCD码十进制加法需要处理无效码的问题,设计了一种基于并行前缀结构的十进制加法器。该十进制加法器依据预先加6,配合二进制加法求中间和,然后再减6修正的算法,并将减6修正步骤整合到重新设计的减6修正进位选择加法器中,充分利用并行前缀结构大幅提高了电路运算的并行度。采用Verilog HDL对加法器进行实现并利用Design Compiler进行综合,得到设计的32位,64位,128位的十进制加法器的延时分别为0.56 ns,0.61 ns,0.71 ns,面积分别为1 310μm2,2 681μm2,5 485μm2。 展开更多
关键词 十进制加法 并行前缀结构 减6修正进位选择加法器
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部