期刊文献+
共找到1篇文章
< 1 >
每页显示 20 50 100
数字匹配滤波器的递归折叠实现 被引量:13
1
作者 沈业兵 安建平 王爱华 《北京理工大学学报》 EI CAS CSCD 北大核心 2006年第8期733-736,共4页
针对数字匹配滤波器(DMF)的FPGA实现提出一种优化结构.利用16位移位寄存器(SRL16E)的存储潜力,设计递归延迟线(RDL);再利用RDL抽头个数倍减而抽头样本速率倍增的特点和时分复用技术,提出DMF的递归折叠结构.该结构以提高工作时钟频率为代... 针对数字匹配滤波器(DMF)的FPGA实现提出一种优化结构.利用16位移位寄存器(SRL16E)的存储潜力,设计递归延迟线(RDL);再利用RDL抽头个数倍减而抽头样本速率倍增的特点和时分复用技术,提出DMF的递归折叠结构.该结构以提高工作时钟频率为代价,增大延迟线的采样率以及相关运算单元的吞吐率,从而成倍降低DMF的资源消耗.当采用1/4递归折叠结构时,资源消耗仅为优化前的1/3. 展开更多
关键词 数字匹配滤波器 递归延迟线 折叠DMF 时分复用
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部