-
题名基于VPR的FPGA布局算法时延改进
被引量:1
- 1
-
-
作者
任小西
吴楚
丁宇
-
机构
湖南大学信息科学与工程学院
三一汽车起重机械有限公司
-
出处
《计算机工程》
CAS
CSCD
2014年第12期302-305,共4页
-
基金
国家自然科学基金资助项目(61173037)
湖南大学青年教师成长计划基金资助项目
-
文摘
基于模拟退火的现场可编程门阵列(FPGA)布局算法在计算关键度时存在一定的偏差。为此,提出一种FPGA布局时延改进算法。利用不同的模拟退火温度和交换接收率,以及前后2次布局的时延代价差,对FPGA布局的时延代价进行补偿。通过增加时延补偿模块来调整布局的代价函数,达到重新寻找布局过程中被遗弃的较优解的目的。实验结果表明,在MCNC基准电路上使用改进算法,布局的时延代价和线网代价分别比改进前的算法减少19.2%和0.5%。此外,电路的关键路径时延也得到了不同程度的改善,使得布局质量在各个方面都明显优于优化前的通用布局布线算法。
-
关键词
现场可编程门阵列
模拟退火算法
关键路径时延
关键度
布局
通用布局布线算法
-
Keywords
Field Programmable Gate Array(FPGA)
simulated annealing algorithm
critical path time delay
critical degree
placement
Versatile Place and Route (VPR) algorithm
-
分类号
TP301.6
[自动化与计算机技术—计算机系统结构]
-
-
题名一种FPGA抗辐射布线算法设计
- 2
-
-
作者
陈丽
缪斯
杨文龙
王伶俐
-
机构
复旦大学专用集成电路与系统国家重点实验室
-
出处
《计算机工程与应用》
CSCD
北大核心
2011年第35期84-87,共4页
-
基金
"核高基"重大专项高端通用芯片方向(No.2009ZX01034-002-004-003)
专用集成电路与系统国家重点实验室自主课题(No.09XT004)
-
文摘
随着集成密度的增大以及工作电压的降低,基于SRAM的FPGA芯片更加容易受到单粒子翻转的影响。提出了一种基于通用布局布线工具VPR的抗辐射布线算法,通过改变相关布线资源节点的成本函数,来减少因单粒子翻转引起的桥接错误,并与VPR比较下板测试结果。实验结果表明,该布线算法可以使芯片的容错性能提升20%左右,并且不需要增加额外的硬件资源或引入电路冗余。
-
关键词
SRAM型现场可编程门阵列
单粒子翻转
通用布局布线算法
布线
-
Keywords
SRAM-based Field Programmable Gate Arrays(FPGA)
Single Event Upset(SEU)
Versatile Placement and Routing (VPR)
routing
-
分类号
TP391
[自动化与计算机技术—计算机应用技术]
-