期刊文献+
共找到3篇文章
< 1 >
每页显示 20 50 100
基于DVB-S2的通用LDPC编码器的FPGA设计 被引量:2
1
作者 闫国强 王勇 +1 位作者 植涌 程伟丽 《电视技术》 北大核心 2013年第1期1-3,7,共4页
针对DVB-S2标准中的LDPC码编码器,提出了一种基于FPGA的通用LDPC编码器设计,该编码器具有多码率通用的特点,并且利用IPCORE构造出多个ROM和RAM,实现了在同一信息位输入时所有与之关联校验位的并行处理,提高了编码速度。经试验测试表明,... 针对DVB-S2标准中的LDPC码编码器,提出了一种基于FPGA的通用LDPC编码器设计,该编码器具有多码率通用的特点,并且利用IPCORE构造出多个ROM和RAM,实现了在同一信息位输入时所有与之关联校验位的并行处理,提高了编码速度。经试验测试表明,编码器能够稳定工作,处理速率约为63.371 Mbit/s,满足DVB-S2中不同码率下LDPC编码器的需求。 展开更多
关键词 DVB-S2 现场可编程门阵列 通用编码器 低密度奇偶校验码
下载PDF
CCSDS中LDPC码编码器的FPGA设计与实现 被引量:4
2
作者 孙钰林 吴增印 王菊花 《空间电子技术》 2011年第3期30-34,46,共6页
CCSDS标准推荐了一组适用于深空通信的LDPC码。为了满足在一个系统中使用多种码率LDPC码的需要,设计了一个能够实现标准中4种码率码编码的通用编码器,该编码器合理安排了生成矩阵存储单元,充分复用了硬件资源,用一种码编码需要的资源消... CCSDS标准推荐了一组适用于深空通信的LDPC码。为了满足在一个系统中使用多种码率LDPC码的需要,设计了一个能够实现标准中4种码率码编码的通用编码器,该编码器合理安排了生成矩阵存储单元,充分复用了硬件资源,用一种码编码需要的资源消耗实现了4种码的编码,大大节省了资源;用VHDL语言在FPGA上实现了该编码器,通过仿真验证,表明该编码器在占用硬件资源不大的条件下,能够正确完成4种码率码的编码。 展开更多
关键词 CCSDS LDPC 通用编码器 多码率 FPGA实现
下载PDF
基于FPGA的DVB-S2通用LDPC编码器设计与实现 被引量:8
3
作者 华力 雍玲 雷菁 《通信技术》 2008年第1期12-14,共3页
研究了一种用FPGA实现DVB-S2标准的LDPC码高速通用编码器的设计方法。设计采用流水线技术和全并行结构相结合的方法,提高了编码效率。FPGA仿真结果和综合报告表明,设计的LDPC码编码器具有通用性,能够针对DVB-S2中两种码长、11种码率的L... 研究了一种用FPGA实现DVB-S2标准的LDPC码高速通用编码器的设计方法。设计采用流水线技术和全并行结构相结合的方法,提高了编码效率。FPGA仿真结果和综合报告表明,设计的LDPC码编码器具有通用性,能够针对DVB-S2中两种码长、11种码率的LDPC码进行编码,且时钟频率达到了114MHz,适用于DVB-S2标准。 展开更多
关键词 DYB-S2 低密度奇偶校验码 现场可编辑门阵列 通用编码器
原文传递
上一页 1 下一页 到第
使用帮助 返回顶部