期刊导航
期刊开放获取
河南省图书馆
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
1
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
集成电路设计中的逻辑加速优化算法
1
作者
罗晓春
林争辉
《计算机工程》
CAS
CSCD
北大核心
2001年第6期29-31,共3页
为了尽可能提高实际电路的运行速度, 针对传统"逻辑优化"过程中的问题和不足, 以"多级逻辑变换"技术为核心,提出了"逻辑加速优化"设计方法。在优化过程中,既考虑了与工艺无关的优化,也考虑了工艺库单元...
为了尽可能提高实际电路的运行速度, 针对传统"逻辑优化"过程中的问题和不足, 以"多级逻辑变换"技术为核心,提出了"逻辑加速优化"设计方法。在优化过程中,既考虑了与工艺无关的优化,也考虑了工艺库单元的实际延时性能;并且,由于对原电路进行了较大规模的重建,因此可得到传统"分解"技术无法生成的逻辑结构。
展开更多
关键词
超大规模集成电路
设计
逻辑加速优化算法
布尔网络
下载PDF
职称材料
题名
集成电路设计中的逻辑加速优化算法
1
作者
罗晓春
林争辉
机构
上海交通大学大规模集成电路研究所
出处
《计算机工程》
CAS
CSCD
北大核心
2001年第6期29-31,共3页
基金
国家"九五"微电子重点科技攻关预研项目(96-738-01-09)
文摘
为了尽可能提高实际电路的运行速度, 针对传统"逻辑优化"过程中的问题和不足, 以"多级逻辑变换"技术为核心,提出了"逻辑加速优化"设计方法。在优化过程中,既考虑了与工艺无关的优化,也考虑了工艺库单元的实际延时性能;并且,由于对原电路进行了较大规模的重建,因此可得到传统"分解"技术无法生成的逻辑结构。
关键词
超大规模集成电路
设计
逻辑加速优化算法
布尔网络
Keywords
Technology mapping
Boolean network
Critical path
Logic synthesis
分类号
TN47 [电子电信—微电子学与固体电子学]
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
集成电路设计中的逻辑加速优化算法
罗晓春
林争辉
《计算机工程》
CAS
CSCD
北大核心
2001
0
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部