期刊文献+
共找到2篇文章
< 1 >
每页显示 20 50 100
基于Verilog的量程自转换数字频率计
1
作者 高菊 《中国西部科技》 2011年第23期41-42,3,共3页
本文运用Verilog语言,采用自顶向下的电子系统设计方法,在QuartusⅡ5.0软件环境下,将设计的数字频率计分为5个功能模块分别是分频模块、控制模块、计数模块、锁存模块和显示模块,然后将这五个模块一起生成最终的顶层文件,利用CPLD器件... 本文运用Verilog语言,采用自顶向下的电子系统设计方法,在QuartusⅡ5.0软件环境下,将设计的数字频率计分为5个功能模块分别是分频模块、控制模块、计数模块、锁存模块和显示模块,然后将这五个模块一起生成最终的顶层文件,利用CPLD器件实现了量程自转换,测量精度较高,可以正确显示的数字频率计的设计。 展开更多
关键词 VERILOG 频率计 量程自转换
下载PDF
基于Verilog HDL的简易数字频率计设计 被引量:2
2
作者 杨晓岚 《实验科学与技术》 2010年第2期187-190,共4页
利用"自顶向下"的设计方法,采用Verilog HDL硬件描述语言和原理图描述相结合的方式,设计了简易数字频率计系统,并在QuartusⅡ软件环境下对设计项目进行了编译和时序仿真。仿真结果表明,该设计能根据输入信号频率进行量程自转... 利用"自顶向下"的设计方法,采用Verilog HDL硬件描述语言和原理图描述相结合的方式,设计了简易数字频率计系统,并在QuartusⅡ软件环境下对设计项目进行了编译和时序仿真。仿真结果表明,该设计能根据输入信号频率进行量程自转换调整。给出了测量结果并在实验板上4位七段数码管上进行正确显示. 展开更多
关键词 数字频率计 量程自转换 VERILOG HDL语言 仿真
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部