期刊文献+
共找到2篇文章
< 1 >
每页显示 20 50 100
A Low Jitter PLL in a 90nm CMOS Digital Process 被引量:5
1
作者 尹海丰 王峰 +1 位作者 刘军 毛志刚 《Journal of Semiconductors》 EI CAS CSCD 北大核心 2008年第8期1511-1516,共6页
A low jitter phase-locked loop (PLL) that does not need analog resistors and capacitors is designed and fabrica- ted in a 90nm CMOS digital process. The metal parasitic capacitor is used in the PLL loop filter. Test... A low jitter phase-locked loop (PLL) that does not need analog resistors and capacitors is designed and fabrica- ted in a 90nm CMOS digital process. The metal parasitic capacitor is used in the PLL loop filter. Test results show that when the PLL is locked on 1. 989GHz, the RMS jitter is 3. 7977ps, the peak-to-peak jitter is 31. 225ps, and the power con- sumption is about 9mW. The locked output frequency range is from 125MHz to 2.7GHz. 展开更多
关键词 PLL PFD charge pump VCO
下载PDF
锁相环环路特性分析
2
作者 曲晓华 高晓强 贾岳珉 《通信电源技术》 2022年第4期19-21,共3页
首先给出了电荷泵锁相环(Phase Locked Loop,PLL)的基本电路结构,然后基于三阶有源环路滤波器推导了整个电路的传输函数,并对该传输函数的零极点位置进行了分析,最后利用该方法设计一款锁相环产品,鉴相器频率为50 MHz,锁定频率为8550 M... 首先给出了电荷泵锁相环(Phase Locked Loop,PLL)的基本电路结构,然后基于三阶有源环路滤波器推导了整个电路的传输函数,并对该传输函数的零极点位置进行了分析,最后利用该方法设计一款锁相环产品,鉴相器频率为50 MHz,锁定频率为8550 MHz,相位噪声为-99dBc/Hz@1kHz和-104dBc/Hz@10kHz,满足工程应用需求。 展开更多
关键词 锁相环(PLL) 三阶有源环 鉴相器电荷泵
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部