期刊文献+
共找到19篇文章
< 1 >
每页显示 20 50 100
用于TDMA载波恢复的新型鉴频鉴相锁相环
1
作者 段杏军 《电信技术研究》 2001年第7期29-31,28,共4页
重调制或4倍频加单槽路方法无法消除突发间频差带来的相差,故摈弃使用这类方法。在这种情况下,研制出重调制和抗拖延效应鉴频鉴相锁相不,解决了锁相环在TDMA载波恢复中应用的关键技术。
关键词 TDMA 载波恢复 鉴频鉴相
下载PDF
CMOS锁相环中快速鉴相鉴频器的设计 被引量:1
2
作者 任正权 李龙镇 《延边大学学报(自然科学版)》 CAS 2011年第4期342-344,共3页
为了实现高速锁相环电路,通过分析经典以CMOS锁相环的鉴相鉴频器,针对其延迟时间过长的问题,设计了可用于CMOS锁相环中的快速鉴相鉴频器。整个电路采用了0.13μm CMOS工艺,通过HSpice仿真软件测试表明,该快速鉴相鉴频器与经典鉴相鉴频... 为了实现高速锁相环电路,通过分析经典以CMOS锁相环的鉴相鉴频器,针对其延迟时间过长的问题,设计了可用于CMOS锁相环中的快速鉴相鉴频器。整个电路采用了0.13μm CMOS工艺,通过HSpice仿真软件测试表明,该快速鉴相鉴频器与经典鉴相鉴频器相比,延迟时间可以缩短一半。 展开更多
关键词 CMOS 鉴频
下载PDF
鉴频/鉴相组合分时切换的锁相环控制
3
作者 孙琳 《仪器仪表用户》 2010年第6期60-62,共3页
传统的同步切换控制只能实现同步电动机在切换前后运行频率和相序的一致。由于切换前后交流电源的相位不同,往往会导致电机的电流和转矩发生较大的瞬时冲击性波动,对变频器、电网、电动机及其负载都会带来严重冲击。同时会缩短设备寿... 传统的同步切换控制只能实现同步电动机在切换前后运行频率和相序的一致。由于切换前后交流电源的相位不同,往往会导致电机的电流和转矩发生较大的瞬时冲击性波动,对变频器、电网、电动机及其负载都会带来严重冲击。同时会缩短设备寿命,甚至会导致设备损坏。本文设计实现了一种将变频器作为锁相环路中的一个环节一压控振荡器的系统组成方案,提出了一种鉴频/鉴相组合分时切换的PLL控制方法。通过锁相环闭环自动调节变频器输出频率。与电网达到同频同相后。产生控制切换指令信号,使接触器发生切换,实现并网平滑切换的锁相同步控制。 展开更多
关键词 同步切换控制 变频器 鉴频/
下载PDF
低抖动电荷泵锁相环设计及其Simulink建模仿真
4
作者 蔡俊 王勇 《宜春学院学报》 2024年第6期28-34,共7页
随着集成电路工艺技术的进步,电路工作频率越来越高,对时钟信号的抖动和相噪也提出了更高的要求。针对锁相环电路参数多、结构复杂、瞬态仿真耗时长等问题,通过建立电荷泵锁相环系统环路数学模型,并运用MATLAB/Simulink对其进行负反馈... 随着集成电路工艺技术的进步,电路工作频率越来越高,对时钟信号的抖动和相噪也提出了更高的要求。针对锁相环电路参数多、结构复杂、瞬态仿真耗时长等问题,通过建立电荷泵锁相环系统环路数学模型,并运用MATLAB/Simulink对其进行负反馈系统建模,实现对电荷泵锁相环的快速动态仿真。在TSMC 65 nm CMOS工艺节点下,完成了锁相环的电路设计、版图绘制、物理验证并提取寄生参数及后仿真,得到一款典型值:输入频率为30 MHz,锁定频率1.5 GHz的低抖动电荷泵锁相环。后仿真结果表明该PLL电路性能指标良好,在典型值条件下,PLL的锁定时间为10μs,锁定时峰峰值抖动为2.68 ps,时钟信号占空比为45%。 展开更多
关键词 鉴频 电荷泵 压控振荡器
下载PDF
CMOS锁相环电路 被引量:1
5
作者 王勇 马敏军 《微电子学与计算机》 CSCD 北大核心 2003年第B12期63-67,共5页
本文论述了一种CMOS的数字频率变换锁相环电路,内部由电流控制延迟单元和施密特整形电路组成的压控振荡器、鉴频鉴相器、电荷泵滤波器及分频电路组成。文中从原理及实用设计的角度给出了论述.着重讨论了系统的稳定性、收敛速度与稳态... 本文论述了一种CMOS的数字频率变换锁相环电路,内部由电流控制延迟单元和施密特整形电路组成的压控振荡器、鉴频鉴相器、电荷泵滤波器及分频电路组成。文中从原理及实用设计的角度给出了论述.着重讨论了系统的稳定性、收敛速度与稳态误差。 展开更多
关键词 CMOS 压控振荡器 鉴频鉴相 电荷泵 电流控制 系统稳定性 增益线性化技术 收敛RC2技术
下载PDF
快速建立时间的自适应锁相环 被引量:7
6
作者 黄水龙 王志华 《电子与信息学报》 EI CSCD 北大核心 2007年第6期1492-1495,共4页
该文简要讨论了环路性能(建立时间,相位噪声和杂散信号)和环路参数(带宽,相位裕度等)的相互关系。提出并分析了一种自适应的具有快速建立时间的锁相环结构及其关键模块(鉴相鉴频器和电荷泵)。该结构基于两个环路:粗调谐环路和精调谐环... 该文简要讨论了环路性能(建立时间,相位噪声和杂散信号)和环路参数(带宽,相位裕度等)的相互关系。提出并分析了一种自适应的具有快速建立时间的锁相环结构及其关键模块(鉴相鉴频器和电荷泵)。该结构基于两个环路:粗调谐环路和精调谐环路。粗调谐环路用于快速收敛,而精调谐环路用于精细的调整。环路参数调整连续发生,无需切换环路滤波器元件和外面的控制信号。基于SMIC0.18μm1.8VCMOS工艺的Spectre仿真表明:粗调谐鉴相鉴频器能够有效地关断粗调谐回路;电荷泵上下电流具有小于0.1%的静态失配特性;在相同的环路带宽下与传统的锁相环相比,自适应锁相环能减少超过30%的建立时间。 展开更多
关键词 鉴频 电荷泵
下载PDF
自偏置自适应电荷泵锁相环 被引量:2
7
作者 魏建军 李春昌 康继昌 《四川大学学报(工程科学版)》 EI CAS CSCD 北大核心 2010年第2期188-194,共7页
针对电荷泵锁相环的带宽受限问题,提出带宽随锁相环状态动态变化的自偏置自适应电荷泵锁相环。使锁相环的最大可用带宽与参考信号的频率成线性关系,消除环路带宽受最小参考信号频率的限制,并且使其与工艺、电压和温度无关。根据环路的... 针对电荷泵锁相环的带宽受限问题,提出带宽随锁相环状态动态变化的自偏置自适应电荷泵锁相环。使锁相环的最大可用带宽与参考信号的频率成线性关系,消除环路带宽受最小参考信号频率的限制,并且使其与工艺、电压和温度无关。根据环路的工作状态动态调节系统的带宽,在提高锁相环锁定速度的同时改善输出信号的噪声性能。采用0.18μm1.8V1P6MN阱标准CMOS数字工艺完成设计,版图面积为0.048mm2。仿真结果表明,当参考信号在2.8MHz到26.6MHz的范围内变化时,输出信号的相对抖动峰峰值小于1.6%,工艺、电压和温度对相对抖动的影响小于2.1%,所有情况下的功耗都小于20mW。 展开更多
关键词 自偏置 自适应带宽 饱和鉴频 电荷泵锁
下载PDF
900MHz-PLL频率合成的研究 被引量:1
8
作者 禹殿军 叶梧 +1 位作者 彭悦浩 陈小英 《无线电通信技术》 北大核心 1997年第1期18-23,共6页
利用最新推出的微机串行控制的大规模集成电路的锁相环频率合成器MC145192实现了一个900MHz的PLL频率合成器,取得了一些有用的实验结果,为频率合成器在通信系统中应用提供了必要的实验基础。
关键词 频率合成 过渡特性 鉴频鉴相
下载PDF
Fast-Lock Low-Jitter PLL with a Simple Phase-Frequency Detector 被引量:3
9
作者 陈莹梅 王志功 章丽 《Journal of Semiconductors》 EI CAS CSCD 北大核心 2008年第1期88-92,共5页
A fast-locking, low-jitter, phase-locked loop (PLL) with a simple phase-frequency detector is proposed. The phase-frequency detector is composed of only two XOR gates. It simultaneously achieves low jitter and short... A fast-locking, low-jitter, phase-locked loop (PLL) with a simple phase-frequency detector is proposed. The phase-frequency detector is composed of only two XOR gates. It simultaneously achieves low jitter and short locking time. The voltage-controlled oscillator within the PLL consists of four-stage ring oscillators which are coupled to each other and oscillate with the same frequency and a phase shift of 45. The PLL is fabricated in 0. 1Stem CMOS technology. The measured phase noise of the PLL output at 500kHz offset from the 5GHz center frequency is - 102.6dBc/Hz. The circuit exhibits a capture range of 280MHz and a low RMS jitter of 2.06ps. The power dissipation excluding the output buffers is only 21.6roW at a 1.8V supply. 展开更多
关键词 phase locked loop phase-frequency detector voltage-controlled oscillator JITTER locking time
下载PDF
一种宽范围高精度直流力矩电机速度控制系统的实现 被引量:3
10
作者 薛霜硕 汪达兴 《电气传动自动化》 2002年第6期11-14,共4页
结合所做的天文望远镜控制系统项目,介绍一种宽范围、高精度直流力矩电机速度控制系统的实现方案。对实现高精度速度控制所采用的关键技术锁频锁相控制方法,计算机的实时数据采集、显示和硬中断等进行了介绍。实际中该系统采用直流力矩... 结合所做的天文望远镜控制系统项目,介绍一种宽范围、高精度直流力矩电机速度控制系统的实现方案。对实现高精度速度控制所采用的关键技术锁频锁相控制方法,计算机的实时数据采集、显示和硬中断等进行了介绍。实际中该系统采用直流力矩电机直接驱动的控制方法,达到了很高的速度控制精度和较宽的调速范围。 展开更多
关键词 直流力矩电机 速度控制系统 鉴频鉴相 宽范围 高精度
下载PDF
A Low Jitter PLL in a 90nm CMOS Digital Process 被引量:5
11
作者 尹海丰 王峰 +1 位作者 刘军 毛志刚 《Journal of Semiconductors》 EI CAS CSCD 北大核心 2008年第8期1511-1516,共6页
A low jitter phase-locked loop (PLL) that does not need analog resistors and capacitors is designed and fabrica- ted in a 90nm CMOS digital process. The metal parasitic capacitor is used in the PLL loop filter. Test... A low jitter phase-locked loop (PLL) that does not need analog resistors and capacitors is designed and fabrica- ted in a 90nm CMOS digital process. The metal parasitic capacitor is used in the PLL loop filter. Test results show that when the PLL is locked on 1. 989GHz, the RMS jitter is 3. 7977ps, the peak-to-peak jitter is 31. 225ps, and the power con- sumption is about 9mW. The locked output frequency range is from 125MHz to 2.7GHz. 展开更多
关键词 PLL PFD charge pump VCO
下载PDF
2.5Gb/s 0.18μm CMOS Clock and Data Recovery Circuit 被引量:2
12
作者 刘永旺 王志功 李伟 《Journal of Semiconductors》 EI CAS CSCD 北大核心 2007年第4期537-541,共5页
A 2.5Gb/s clock and data recovery (CDR) circuit is designed and realized in TSMC's standard 0.18/μm CMOS process. The clock recovery is based on a PLL. For phase noise optimization,a dynamic phase and frequency de... A 2.5Gb/s clock and data recovery (CDR) circuit is designed and realized in TSMC's standard 0.18/μm CMOS process. The clock recovery is based on a PLL. For phase noise optimization,a dynamic phase and frequency detector (PFD) is used in the PLL. The rms jitter of the recovered 2.5GHz clock is 2.4ps and the SSB phase noise is - 111dBc/Hz at 10kHz offset. The rms jitter of the recovered 2.5Gb/s data is 3.3ps. The power consumption is 120mW. 展开更多
关键词 clock recovery data recovery phase locked loop dynamic phase and frequency detector
下载PDF
一个自调谐,自适应的1.9GHz分数/整数频率综合器 被引量:5
13
作者 黄水龙 王志华 马槐楠 《电子学报》 EI CAS CSCD 北大核心 2006年第5期769-773,共5页
本文提出了一个具有自调谐,自适应功能的1.9GHz的分数/整数锁相环频率综合器.该频率综合器采用模拟调谐和数字调谐相结合的技术来提高相位噪声性能.自适应环路被用来实现带宽自动调整,可以缩短环路的建立时间.通过打开或者关断ΣΔ调制... 本文提出了一个具有自调谐,自适应功能的1.9GHz的分数/整数锁相环频率综合器.该频率综合器采用模拟调谐和数字调谐相结合的技术来提高相位噪声性能.自适应环路被用来实现带宽自动调整,可以缩短环路的建立时间.通过打开或者关断ΣΔ调制器的输出来实现分数和整数分频两种工作模式,仅用一个可编程计数器实现吞脉冲分频器的功能.采用偏置滤波技术以及差分电感,在片压控振荡器具有很低的相位噪声;通过采用开关电容阵列,该压控振荡器可以工作在1.7GHz^2.1GHz的调谐范围.该频率综合器采用0.18μm,1.8VSM IC CMOS工艺实现.SpectreVerilog仿真表明:该频率综合器的环路带宽约为100kHz,在600kHz处的相位噪声优于-123dBc/Hz,具有小于15μs的锁定时间. 展开更多
关键词 频率综合器 压控振荡器 鉴频 电荷泵 自调谐 自适应
下载PDF
CMOS分数频率综合器设计技术 被引量:5
14
作者 黄水龙 王志华 《微电子学》 CAS CSCD 北大核心 2005年第4期394-399,共6页
现代无线通信要求频率综合器同时满足快速切换时间,小信道宽度和低噪声性能三方面的要求。分数N频率综合器在这方面的优良特性使得它在现代无线通信系统中被广泛使用。文章系统地讨论了用CMOS工艺实现分数频率综合器的技术问题,并对频... 现代无线通信要求频率综合器同时满足快速切换时间,小信道宽度和低噪声性能三方面的要求。分数N频率综合器在这方面的优良特性使得它在现代无线通信系统中被广泛使用。文章系统地讨论了用CMOS工艺实现分数频率综合器的技术问题,并对频率综合器的发展方向和面临的挑战提出了一些看法。 展开更多
关键词 频率综合器 /鉴频 电荷泵 环路滤波器 压控振荡器 分频器 ∑-△调制器
下载PDF
A 5-Gbit/s monolithically-integrated low-power clock recovery circuit in 0.18-μm CMOS
15
作者 张长春 王志功 +3 位作者 施思 潘海仙 郭宇峰 黄继伟 《Journal of Southeast University(English Edition)》 EI CAS 2011年第2期136-139,共4页
In order to make a 10 Gbit/s 2:1 half-rate multiplexer operate without external clocks, a 5 Gbit/s clock recovery (CR) circuit is needed to extract the desired clock from one input data. For the CR circuit, a 3-sta... In order to make a 10 Gbit/s 2:1 half-rate multiplexer operate without external clocks, a 5 Gbit/s clock recovery (CR) circuit is needed to extract the desired clock from one input data. For the CR circuit, a 3-stage ring voltage-controlled oscillator (VCO) is employed to avoid an unreliable startup of a 2-stage VCO and a low oscillation frequency of a 4-stage VCO. A phase frequency detector (PFD) is used to expand the pull-in range to meet the wide tuning range of a VCO required by process-voltage-temperature (PVT) variation. SMIC 0. 18-μm CMOS technology is adopted and the core area is 170 μm ×270 μm. Measurements show that, under a 1.8 V supply voltage, it consumes only about 90 mW, and has an input sensitivity of less than 25 mV, an output single-ended swing of above 300 mV, a phase noise of - 114 dBc/Hz at 1 MHz offset and a pull-in range of 1 GHz. 展开更多
关键词 clock recovery phase frequency detector voltagecontrolled oscillator phase noise
下载PDF
Robust CMOS phase frequency detector for high speed and low jitter charge pump PLL
16
作者 周建政 王志功 《Journal of Southeast University(English Edition)》 EI CAS 2008年第1期15-19,共5页
In order to improve the performance of the existing phase frequency detectors (PFDs), a systematical analysis of the existing PFDs is presented. Based on the circuit architecture, both classifications and comparison... In order to improve the performance of the existing phase frequency detectors (PFDs), a systematical analysis of the existing PFDs is presented. Based on the circuit architecture, both classifications and comparisons are made. A new robust CMOS phase frequency detector for a high speed and low jitter charge pump phrase-locked loop (PLL) is designed. The proposed PFD consists of two rising-edge triggered dynamic D flip-flops, two positive-edge detectors and delaying units and two OR gates. It adopts two reset mechanisms to avoid the LIP and DN signals to be logic-1 simultaneously. Thus, any current mismatch of the charge pump circuit will not worsen the performance of the PLL. Furthermore, it has hardly any dead-zone phenomenon in phase characteristic. Simulations with ADS are performed based on a TSMC 0. 18-μm CMOS process with a 1.8-V supply voltage. According to the theoretical analyses and simulation results, the proposed PFD shows a satisfactory performance with a high operation frequency (≈ 1 GHz), a wide phase-detection range [ ± 2π], a near zero dead-zone ( 〈 0. 1 ps), high reliability, low phase jitter, low power consumption ( ≈100 μW) and small circuit complexity. 展开更多
关键词 phase frequency detectors DEAD-ZONE blind-zone phase characteristic frequency characteristic
下载PDF
A Novel Method to Compensate the Sigma-Delta Shaped Noise for Wide Band Fractional-N Frequency Synthesizers 被引量:1
17
作者 石浩 刘军华 +3 位作者 张国艳 廖怀林 黄如 王阳元 《Journal of Semiconductors》 EI CAS CSCD 北大核心 2006年第4期646-652,共7页
A novel method to partially compensate sigma-delta shaped noise is proposed. By injecting the compensation current into the passive loop filter during the delay time of the phase frequency detector(PFD),a maximum re... A novel method to partially compensate sigma-delta shaped noise is proposed. By injecting the compensation current into the passive loop filter during the delay time of the phase frequency detector(PFD),a maximum reduction of the phase noise by about 16dB can be achieved. Compared to other compensation methods,the technique proposed here is relatively simple and easy to implement. Key building blocks for realizing the noise cancellation,including the delay variable PFD and compensation current source, are specially designed. Both the behavior level and circuit level simulation results are presented. 展开更多
关键词 charge pump frequency synthesizer noise compensation phase frequency detector phase noise sigma-delta modulator
下载PDF
Design of 0.5V low-voltage phase and frequency detector for frequency synthesizer in wireless sensor networks
18
作者 王利丹 李智群 李伟 《Journal of Southeast University(English Edition)》 EI CAS 2011年第1期8-12,共5页
Based on 0.13μm complementary metal-oxide-semiconductor(CMOS) technology,a phase and frequency detector(PFD) is designed with a low supply voltage of 0.5V for frequency synthesizers used in wireless sensor netwo... Based on 0.13μm complementary metal-oxide-semiconductor(CMOS) technology,a phase and frequency detector(PFD) is designed with a low supply voltage of 0.5V for frequency synthesizers used in wireless sensor networks(WSNs).The PFD can compare the frequency and phase differences of input signals and deliver a signal voltage proportional to the difference.Low threshold transistors are used in the circuits since a power supply of 0.5V is adopted.A pulse latched structure is also used in the circuits in order to increase both the detection range of phase errors and the maximum operation frequency.In experiments,a phase error with a range from-358° to 358° is measured when the input signal frequency is 2MHz.The PFD has a faster acquisition speed compared with conventional digital PFDs.When the input signals are at a frequency of 2MHz with zero phase error,the circuits have a power consumption of 1.8[KG*8]μW,and the maximum operation frequency is 1.25GHz. 展开更多
关键词 phase and frequency detector(PFD) low threshold transistor pulse latch
下载PDF
MCH12140的原理及应用
19
作者 司朝良 《国外电子元器件》 2002年第8期31-33,共3页
MCH12140是美国Motorola公司出品的鉴相鉴频器 ,它有鉴频和鉴相两种工作方式 ,其最高频率可达800MHz,可广泛用于宽频率范围的锁相环路中。文中介绍了MCH12140的原理及特点 ,给出了MCH12140在微波频率合成器中的具体应用。
关键词 MCH12140 原理 应用 鉴频 压控振荡器
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部