期刊导航
期刊开放获取
河南省图书馆
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
1
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
基于FPGA的数字锁相环的研究与实现
被引量:
10
1
作者
侯卫民
蒋景红
+1 位作者
张骋
蔡惠智
《微计算机应用》
2008年第8期95-98,共4页
介绍了当前广泛应用的数字锁相环的原理和基于FPGA的设计方法。针对在数字锁相环应用中,当滤波器K值较小时存在的相位抖动问题,提出了一种锁定检测模块的设计,通过仿真验证,该设计能够有效地抑制锁定状态下的相位抖动。
关键词
FPGA
数字锁相环
锁定检测模块
相位调整步长
下载PDF
职称材料
题名
基于FPGA的数字锁相环的研究与实现
被引量:
10
1
作者
侯卫民
蒋景红
张骋
蔡惠智
机构
中国科学院声学所
出处
《微计算机应用》
2008年第8期95-98,共4页
文摘
介绍了当前广泛应用的数字锁相环的原理和基于FPGA的设计方法。针对在数字锁相环应用中,当滤波器K值较小时存在的相位抖动问题,提出了一种锁定检测模块的设计,通过仿真验证,该设计能够有效地抑制锁定状态下的相位抖动。
关键词
FPGA
数字锁相环
锁定检测模块
相位调整步长
Keywords
FPGA, phase -locked loop, phased- locked detector, phasing adjustment step
分类号
TN911.8 [电子电信—通信与信息系统]
TN791 [电子电信—电路与系统]
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
基于FPGA的数字锁相环的研究与实现
侯卫民
蒋景红
张骋
蔡惠智
《微计算机应用》
2008
10
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部