期刊导航
期刊开放获取
河南省图书馆
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
1
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
具有锁频/锁频-锁相两种工作模式的CMOS数字锁相环
被引量:
2
1
作者
刘素娟
杨维明
+2 位作者
陈建新
蔡黎明
徐东升
《微电子学与计算机》
CSCD
北大核心
2005年第7期1-4,9,共5页
提出了一种新型的数字锁相环(DPLL),它具有锁频(FL)和锁频-锁相(FPL)两种工作模式,在FL和FPL两种工作模式下分别可以获得较低的频率抖动和相位噪声。并采用自校准技术,具有快速锁定,低抖动,工作频率范围宽的优点。
关键词
数字锁相环(DPLL)
锁频
(
fl
)
锁频
-锁相(FPL)
下载PDF
职称材料
题名
具有锁频/锁频-锁相两种工作模式的CMOS数字锁相环
被引量:
2
1
作者
刘素娟
杨维明
陈建新
蔡黎明
徐东升
机构
北京工业大学光电子实验室
中国华大集成电路设计中心
出处
《微电子学与计算机》
CSCD
北大核心
2005年第7期1-4,9,共5页
基金
国家高科技研究发展计划项目(2002AA1Z1290)
文摘
提出了一种新型的数字锁相环(DPLL),它具有锁频(FL)和锁频-锁相(FPL)两种工作模式,在FL和FPL两种工作模式下分别可以获得较低的频率抖动和相位噪声。并采用自校准技术,具有快速锁定,低抖动,工作频率范围宽的优点。
关键词
数字锁相环(DPLL)
锁频
(
fl
)
锁频
-锁相(FPL)
Keywords
Digital Phase-Locked Loop(DPLL), Frequency Lock(
fl
), Frequency-Phase Lock(FPL)
分类号
TN4 [电子电信—微电子学与固体电子学]
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
具有锁频/锁频-锁相两种工作模式的CMOS数字锁相环
刘素娟
杨维明
陈建新
蔡黎明
徐东升
《微电子学与计算机》
CSCD
北大核心
2005
2
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部