期刊导航
期刊开放获取
河南省图书馆
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
1
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
一种基于FPGA的容错嵌入式系统设计
被引量:
1
1
作者
陈国林
章立生
《计算机应用》
CSCD
北大核心
2005年第8期1916-1918,1922,共4页
在FPGA内部使用各种IP软核搭建了完整的嵌入式系统,实现了用三个MicroBlazeCPU软核进行表决的三模冗余容错方案。同时对μC/OS-II操作系统以及应用程序进行改进,在程序的内部加入了错误检测和校正(EDAC)、函数堆栈保护等容错功能。通过...
在FPGA内部使用各种IP软核搭建了完整的嵌入式系统,实现了用三个MicroBlazeCPU软核进行表决的三模冗余容错方案。同时对μC/OS-II操作系统以及应用程序进行改进,在程序的内部加入了错误检测和校正(EDAC)、函数堆栈保护等容错功能。通过实验证明,该系统减小了器件本身和内存模块受到的SEU(SingleEventUpset)影响。
展开更多
关键词
FPGA
SEU
容错
三模冗余
错误检测和校正
下载PDF
职称材料
题名
一种基于FPGA的容错嵌入式系统设计
被引量:
1
1
作者
陈国林
章立生
机构
中国科学院计算技术研究所
出处
《计算机应用》
CSCD
北大核心
2005年第8期1916-1918,1922,共4页
基金
国家自然科学基金资助项目(60303017)
文摘
在FPGA内部使用各种IP软核搭建了完整的嵌入式系统,实现了用三个MicroBlazeCPU软核进行表决的三模冗余容错方案。同时对μC/OS-II操作系统以及应用程序进行改进,在程序的内部加入了错误检测和校正(EDAC)、函数堆栈保护等容错功能。通过实验证明,该系统减小了器件本身和内存模块受到的SEU(SingleEventUpset)影响。
关键词
FPGA
SEU
容错
三模冗余
错误检测和校正
Keywords
FPGA
SEU(Single Event Upset)
Fault Tolerance
TMR
EDAC(Error Detection And Correction)
分类号
TP316.2 [自动化与计算机技术—计算机软件与理论]
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
一种基于FPGA的容错嵌入式系统设计
陈国林
章立生
《计算机应用》
CSCD
北大核心
2005
1
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部