期刊文献+
共找到1篇文章
< 1 >
每页显示 20 50 100
一种基于FPGA的容错嵌入式系统设计 被引量:1
1
作者 陈国林 章立生 《计算机应用》 CSCD 北大核心 2005年第8期1916-1918,1922,共4页
在FPGA内部使用各种IP软核搭建了完整的嵌入式系统,实现了用三个MicroBlazeCPU软核进行表决的三模冗余容错方案。同时对μC/OS-II操作系统以及应用程序进行改进,在程序的内部加入了错误检测和校正(EDAC)、函数堆栈保护等容错功能。通过... 在FPGA内部使用各种IP软核搭建了完整的嵌入式系统,实现了用三个MicroBlazeCPU软核进行表决的三模冗余容错方案。同时对μC/OS-II操作系统以及应用程序进行改进,在程序的内部加入了错误检测和校正(EDAC)、函数堆栈保护等容错功能。通过实验证明,该系统减小了器件本身和内存模块受到的SEU(SingleEventUpset)影响。 展开更多
关键词 FPGA SEU 容错 三模冗余 错误检测和校正
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部