-
题名门控时钟单元IP核设计
- 1
-
-
作者
陈志强
潘兰芳
韩安太
吴秀山
-
机构
中国计量学院电路与电子技术研究所
-
出处
《中国集成电路》
2009年第10期43-47,共5页
-
基金
国家自然科学基金资助项目(批准号:90207001)
-
文摘
门控时钟是VLSI设计中降低功耗的一种主要技术,将门控时钟设计为一个独立的IP,可以降低设计的复杂性。在对门控时钟的基本工作原理和结构分析的基础上,本文给出了将门控时钟单元电路设计为一个独立IP核的设计流程,并生成了系统物理设计和验证阶段所需要的库文件。设计结果已成功地应用于高性能、低功耗嵌入式CPU的设计。
-
关键词
门控时钟单元
IP核
低功耗
静态时序分析
-
Keywords
Clock gating cell
IP Core
Low power
STA
-
分类号
TN47
[电子电信—微电子学与固体电子学]
-
-
题名一种高性能低功耗的密码SoC平台
- 2
-
-
作者
程建雷
戴紫彬
徐金甫
-
机构
解放军信息工程大学电子技术学院
-
出处
《计算机工程》
CAS
CSCD
北大核心
2011年第20期133-135,共3页
-
基金
国家"863"计划基金资助项目(2008AA01Z103)
-
文摘
针对密码片上系统(SoC)平台适用性不高的问题,设计实现一种高性能低功耗的密码SoC平台。集成自主设计的密码协处理器单元,支持多种密码算法,设计自适应门控单元,实时调整时钟状态,提供多种高低速通信接口,以完成对外数据交换。实验结果表明,该平台能完成多种密码操作,具有较低的功耗和较高的数据吞吐率。
-
关键词
片上系统
密码协处理器单元
自适应时钟门控单元
通信接口
现场可编程门阵列
-
Keywords
System on a Chip(SoC)
cipher coprocessor unit
adaptive clock gate control unit
communication interface
Field Programmable Gate Array(FPGA)
-
分类号
N945
[自然科学总论—系统科学]
-