期刊文献+
共找到4篇文章
< 1 >
每页显示 20 50 100
基于FPGA的高分辨力时间数字转换器的应用研究 被引量:2
1
作者 张慧君 李孝辉 边玉敬 《宇航计测技术》 CSCD 2009年第4期41-44,共4页
高分辨力时间间隔测量技术在许多研究和应用领域中都具有十分重要的地位。基于FPGA技术,利用高分辨力时间数字转换器TDC芯片,设计出了一种高准确度时间间隔测量系统,该系统可以工作在不同模式及分辨力,也可以进行不同通道的选择,最多可... 高分辨力时间间隔测量技术在许多研究和应用领域中都具有十分重要的地位。基于FPGA技术,利用高分辨力时间数字转换器TDC芯片,设计出了一种高准确度时间间隔测量系统,该系统可以工作在不同模式及分辨力,也可以进行不同通道的选择,最多可以达到8个测量通道。测量结果显示,该测量系统可以达到18.6 ps的标准偏差。 展开更多
关键词 时间数字转换器 分辨力 时间间隔 门电路阵列
下载PDF
可重构计算技术及其在地球物理中的应用前景 被引量:10
2
作者 赵改善 《勘探地球物理进展》 2007年第4期309-316,共8页
石油地球物理勘探一直是高性能计算技术的主要应用领域之一,集群已成为高性能计算的主流体系架构。但是,随着地球物理计算对高性能计算需求的不断提升,集群系统节点规模不断提高,一方面大大提高了系统建设、运行、维护、管理及应用软件... 石油地球物理勘探一直是高性能计算技术的主要应用领域之一,集群已成为高性能计算的主流体系架构。但是,随着地球物理计算对高性能计算需求的不断提升,集群系统节点规模不断提高,一方面大大提高了系统建设、运行、维护、管理及应用软件开发的复杂性,另一方面在提高系统总体性能方面也越来越受到较大的制约。基于现场可编程门阵列(FPGA)的可重构计算技术,将有可能在不远的将来替代集群计算技术成为高性能计算的主流技术。在可重构计算系统中,硬件信息(可编程器件的配置信息)可以象软件程序一样被动态调用或修改。可重构计算技术将硬件软件化,使可重构计算系统既具有软件计算方式的灵活性和可升级性,又具有硬件计算系统的高性能和并行性。可重构计算技术的特点使得它在地球物理计算领域具有广阔的应用前景,部分研究结果已经向我们展示了这种前景。 展开更多
关键词 可重构计算 现场可编程门电路阵列 高性能计算 地球物理计算 地震模拟 地震偏移
下载PDF
PDR监控系统的快速以太网通信设计
3
作者 窦新华 谢鸿 《宇航计测技术》 CSCD 2009年第4期63-66,共4页
根据脉冲多普勒雷达(PDR)信号处理机的回波数据信号量大的特点,采用FPGA控制以太网控制器DM9000A实现了以太网MAC层和PHY层的功能。同时,FPGA还实现了UDP/IP协议栈的功能,最终完成雷达监控系统与显示终端计算机以网络的方式实现互相通... 根据脉冲多普勒雷达(PDR)信号处理机的回波数据信号量大的特点,采用FPGA控制以太网控制器DM9000A实现了以太网MAC层和PHY层的功能。同时,FPGA还实现了UDP/IP协议栈的功能,最终完成雷达监控系统与显示终端计算机以网络的方式实现互相通信。通过仿真分析得出,这种FPGA的协议栈实现方式与嵌入式协议栈的实现方式相比,提高了通信速率,满足了雷达回波数据(约20Mbps)的高速连续数据流的传输要求。 展开更多
关键词 监控系统 门电路阵列 以太网 通信协议 模拟
下载PDF
Functional Verification Based on FPGA for AVS Video Decoder 被引量:1
4
作者 FU Fang-fang YI Oing-ming SHI Min 《Semiconductor Photonics and Technology》 CAS 2009年第4期219-224,共6页
In this paper,based on the field-programmable gate array(FPGA)xc5vlx220 of Xilinx Company,the FPGA verification method for application specific integrated circuit(ASIC)design is introduced.Firstly,the basic principles... In this paper,based on the field-programmable gate array(FPGA)xc5vlx220 of Xilinx Company,the FPGA verification method for application specific integrated circuit(ASIC)design is introduced.Firstly,the basic principles of FPGA verification are introduced.Then,the structure of the FPGA board and the verification methods are illustrated.Finally,the workflow of FPGA verification for audio video coding standard(AVS)decoder and the method of restoring images are introduced in detail.The FPGA resources occupancy is shown and analyzed.The result shows that FPGA can verify the ASIC rapidly and effectively so as to shorten the development cycle. 展开更多
关键词 FPGA verification AVS video decoder MATLAB
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部