期刊文献+
共找到2篇文章
< 1 >
每页显示 20 50 100
基于单驱动和多驱动通道形式组合的FPGA互连结构研究 被引量:1
1
作者 李威 杨海钢 黄娟 《电子与信息学报》 EI CSCD 北大核心 2010年第8期2023-2027,共5页
单驱动实现和多驱动实现是FPGA中单向互连通道的两种实现形式。该文讨论了二者在版图面积、延时等方面的差异,以及它们各自对通道结构的限制。提出在互连结构中将两种实现形式进行组合。并给出一种有效的结构设计方法,通过两级优化得到... 单驱动实现和多驱动实现是FPGA中单向互连通道的两种实现形式。该文讨论了二者在版图面积、延时等方面的差异,以及它们各自对通道结构的限制。提出在互连结构中将两种实现形式进行组合。并给出一种有效的结构设计方法,通过两级优化得到了面积延时积最优情况下对应的互连线段长度组合方式以及互连实现形式组合方式。与其他结构相比,使用该文方法得到的50%长度为6的单驱动电路,25%长度为8的多驱动电路和25%长度为8的单驱动电路的组合结构,改进了57%~86%的面积延时积。 展开更多
关键词 FPGA 互连结构 单驱动实现 多驱动实现 面积延时积
下载PDF
一种用于数字集成系统的新型CMOS三态缓冲器的设计 被引量:1
2
作者 彭科 杨海钢 《电子器件》 CAS 2007年第6期2080-2083,2087,共5页
三态逻辑电路已被广泛应用于VLSI数字集成系统中.现在也有很多种实现三态逻辑的方法,但它们要么输出驱动能力不足够强要么占有较大的器件面积.在研究传统三态缓冲器的基础上设计了一种新型的三态缓冲器,据我们所知,这是使用晶体管数目... 三态逻辑电路已被广泛应用于VLSI数字集成系统中.现在也有很多种实现三态逻辑的方法,但它们要么输出驱动能力不足够强要么占有较大的器件面积.在研究传统三态缓冲器的基础上设计了一种新型的三态缓冲器,据我们所知,这是使用晶体管数目最少的一种三态缓冲器结构.通过SPICE仿真实验表明,所设计的三态缓冲器与传统三态缓冲器相比具有更优的面积-延时积特性和更低的静态功耗. 展开更多
关键词 VLSI CMOS 三态缓冲 面积-延时积
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部