期刊文献+
共找到1篇文章
< 1 >
每页显示 20 50 100
一种用于数字集成系统的新型CMOS三态缓冲器的设计 被引量:1
1
作者 彭科 杨海钢 《电子器件》 CAS 2007年第6期2080-2083,2087,共5页
三态逻辑电路已被广泛应用于VLSI数字集成系统中.现在也有很多种实现三态逻辑的方法,但它们要么输出驱动能力不足够强要么占有较大的器件面积.在研究传统三态缓冲器的基础上设计了一种新型的三态缓冲器,据我们所知,这是使用晶体管数目... 三态逻辑电路已被广泛应用于VLSI数字集成系统中.现在也有很多种实现三态逻辑的方法,但它们要么输出驱动能力不足够强要么占有较大的器件面积.在研究传统三态缓冲器的基础上设计了一种新型的三态缓冲器,据我们所知,这是使用晶体管数目最少的一种三态缓冲器结构.通过SPICE仿真实验表明,所设计的三态缓冲器与传统三态缓冲器相比具有更优的面积-延时积特性和更低的静态功耗. 展开更多
关键词 VLSI CMOS 三态缓冲 面积-延时积
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部