-
题名AXI总线加密模块的设计与验证
被引量:5
- 1
-
-
作者
贺依盟
周亚军
-
机构
杭州电子科技大学自动化学院
-
出处
《杭州电子科技大学学报(自然科学版)》
2016年第1期57-62,共6页
-
文摘
结合信息安全的需求以及SoC技术的发展,设计了一种基于AES加解密算法的AXI总线加密IP,达到从CPU到slave的整个数据通路的加解密目的,实现SoC内部的端到端加密.其中通过内置多个FIFO,分别在读写通道缓存CPU发出的AXI Burst传输,保证CPU发出的总线传输可以被顺序的加解密处理.在AES算法实现方面,完成了ECB,CTR两种便于并行处理的加密模式.在读写通道分别加入AES实现模块,保证加解密操作的并行处理.同时构建结构化的UVM验证平台,结合APB和AXI的VIP来实现对该IP的随机约束和覆盖率分析,最终通过Synopsys的VCS仿真工具完成功能验证.
-
关键词
AXI加密
AES-CTR模式
验证vip
统一验证方法学
-
Keywords
AXI encrypt
AES-CTR mode
verification vip
universal verification methodology
-
分类号
TN492
[电子电信—微电子学与固体电子学]
-