期刊文献+
共找到1篇文章
< 1 >
每页显示 20 50 100
基于改进延迟锁相环的高速低抖动时钟电路的开发与设计
1
作者 沈学锋 《电子设计工程》 2016年第9期48-50,53,共4页
文中针对传统时钟产生电路精度低且抖动大的问题,开发与设计了一种基于改进延迟锁相环的时钟电路。电路仿真结果表明,当输入时钟信号频率为20~150 MHz时,输出时钟信号占空比稳定在(50±0.15)%,时钟抖动在0.8 ps之内,不仅实现了精... 文中针对传统时钟产生电路精度低且抖动大的问题,开发与设计了一种基于改进延迟锁相环的时钟电路。电路仿真结果表明,当输入时钟信号频率为20~150 MHz时,输出时钟信号占空比稳定在(50±0.15)%,时钟抖动在0.8 ps之内,不仅实现了精度的增大,且还具有低抖动的功能,满足了高速高精度ADC转换器的时钟要求。 展开更多
关键词 速模数转换器 延迟锁相环 时钟电路 高精度低抖动
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部