期刊文献+
共找到59篇文章
< 1 2 3 >
每页显示 20 50 100
基于FPGA的SMS4高速数据处理算法设计
1
作者 赵勇 《无线互联科技》 2024年第12期17-19,共3页
随着集成电路的迅猛发展,为使数据通信安全性满足大数据时代的需要,文章详细研究SMS4算法,提出一种用双端口随机存取存储器(Random Access Memory,RAM)代替S盒的多路算法并行处理大数据的结构,并基于现场可编程门阵列(Field Programmabl... 随着集成电路的迅猛发展,为使数据通信安全性满足大数据时代的需要,文章详细研究SMS4算法,提出一种用双端口随机存取存储器(Random Access Memory,RAM)代替S盒的多路算法并行处理大数据的结构,并基于现场可编程门阵列(Field Programmable Gate Array,FPGA)实现这一算法。经仿真验证,所设计的结构都能正确处理大数据,其处理速度远超单个算法电路的处理速度。该算法与其他设计结构相比,其处理速度也占据相当优势。 展开更多
关键词 FPGA SMS4 加解密 轮密钥 高速数据处理
下载PDF
基于PCI9054的高速数据处理卡的设计 被引量:2
2
作者 林若波 陈旭文 《测控技术》 CSCD 北大核心 2011年第5期57-60,共4页
详细介绍了一种基于PCI9054的高速数据处理卡的系统结构以及主要功能模块,并基于PCI9054桥片和EPM1270,介绍了该数据处理卡的硬件和软件的实现方案,讨论了数据处理卡的测试结果。
关键词 PCI9054 高速数据处理 EPM1270
下载PDF
基于浮点DSP的主从式多处理器在高速数据处理系统中的应用
3
作者 张大庆 万德钧 +1 位作者 李嵘 卫炎 《测控技术》 CSCD 2002年第10期56-58,60,共4页
介绍了一种基于浮点DSPTMS32 0C32的干涉型光纤陀螺仪 (IFOG)捷联惯性导航系统 ,它采用主从式多处理器系统结构、双口RAM并行数据传送模式和零等待状态接口电路 ,具有实时性能好、运算精度高的特点。详细介绍了该系统的具体实现方案。
关键词 浮点DSP 主从式多处理 高速数据处理系统 数字信号处理 干涉型光纤陀螺仪 捷联惯性导航系统
下载PDF
面向喷墨打印机的高速数据处理系统 被引量:4
4
作者 林键 黄轶伦 《计算机工程》 CAS CSCD 北大核心 2010年第23期271-273,共3页
为提高工业喷墨打印机的打印速度,设计基于MPC8548E和Xilinx Virtex-5的高速数据处理系统。MPC8548E处理器通过千兆网从PC端接收经编码的打印图案数据,对其进行解码并通过RapidIO传输给Virtex-5。具有强大实时处理能力的Virtex-5对图案... 为提高工业喷墨打印机的打印速度,设计基于MPC8548E和Xilinx Virtex-5的高速数据处理系统。MPC8548E处理器通过千兆网从PC端接收经编码的打印图案数据,对其进行解码并通过RapidIO传输给Virtex-5。具有强大实时处理能力的Virtex-5对图案数据进行处理,并将处理后的数据传输给喷头。性能测试结果表明,该系统的数据处理能力可达320 Mb/s,相比国内印花机,在同等条件下其性能提升明显。 展开更多
关键词 喷墨打印 数码打印机 高速数据处理 MPC8548E处理 Virtex-5芯片
下载PDF
星载高速数据处理单元的设计与实现 被引量:1
5
作者 饶家宁 安军社 《计算机工程》 CAS CSCD 2012年第7期203-206,共4页
针对目前星载计算机只能进行任务管理、无法完成复杂数据运算的问题,基于数字信号处理器和现场可编程门阵列技术,设计并实现一种星载数据处理系统。在该系统中,数字信号处理器控制整个系统,并完成部分信号处理任务。现场可编程门阵列则... 针对目前星载计算机只能进行任务管理、无法完成复杂数据运算的问题,基于数字信号处理器和现场可编程门阵列技术,设计并实现一种星载数据处理系统。在该系统中,数字信号处理器控制整个系统,并完成部分信号处理任务。现场可编程门阵列则完成其余的数据处理任务。测试结果表明,该系统具有较高的容错能力和可重构性,能够满足空间数据处理要求。 展开更多
关键词 星载计算机 高速数据处理 数字信号处理 可靠性设计 可重构 二次引导程序
下载PDF
雷电信息综合处理平台中高速数据处理的设计与实现 被引量:1
6
作者 严元 王海婴 《软件》 2012年第12期91-92,108,共3页
在雷电信息综合处理平台中,高速数据的实时接收处理对于系统平台的性能以及数据的完整性具有很重要的影响。系统设计中探讨了一种在系统主控端如何在内存中进行数据的拆分存储,同时对原始数据和定位信息的实时显示的方案。在硬件系统中... 在雷电信息综合处理平台中,高速数据的实时接收处理对于系统平台的性能以及数据的完整性具有很重要的影响。系统设计中探讨了一种在系统主控端如何在内存中进行数据的拆分存储,同时对原始数据和定位信息的实时显示的方案。在硬件系统中采用合适的板卡以满足数据的采集要求,同时利用磁盘阵列以满足数据的存储要求;在软件系统中采用Qt完成定位信息的显示以及整个软件平台,同时利用Qwt数据的动态显示;算法上针对数据流的格式在内存中进行相应的拆分存储。 展开更多
关键词 计算机应用 高速数据处理 内存划分 QT Qwt
下载PDF
高速数据处理系统中的PCI总线接口设计
7
作者 刘芳 《电子工程师》 2007年第7期49-51,共3页
简单介绍了PCI(外部设备互连)总线的主要特点和系统设计。选择PLX公司的PCI9054专用芯片实现高速数据处理系统中的PCI总线接口的软硬件设计。PCI总线规范复杂,在规则、机械特性、电气特性等方面都有严格要求,分析了具体系统设计中需要... 简单介绍了PCI(外部设备互连)总线的主要特点和系统设计。选择PLX公司的PCI9054专用芯片实现高速数据处理系统中的PCI总线接口的软硬件设计。PCI总线规范复杂,在规则、机械特性、电气特性等方面都有严格要求,分析了具体系统设计中需要解决的关键问题。开发基于PCI总线的高速数据处理系统能够大幅度提高数据传输速率,获得理想的系统性能,可为设计基于PCI接口的高速数据处理机提供一种借鉴方法。 展开更多
关键词 高速数据处理 接口 PCI总线
下载PDF
FPGA芯片在高速数据处理中的研究进展
8
作者 简震谦 《电子技术(上海)》 2024年第5期38-39,共2页
阐述FPGA在高速数据处理领域的研究进展,包括其基础知识、数据流加速、高速通信接口的特点。分析FPGA架构和原理中的CLB、LUT结构,以及FPGA的编程和配置过程。在高速数据处理应用中,数据流加速通过流水线架构提高了数据处理效率。
关键词 高速数据处理 FPGA配置 高速通信接口
原文传递
FPDP协议在高速数据采集处理系统中的应用 被引量:3
9
作者 庞潼川 何佩琨 毛二可 《北京理工大学学报》 EI CAS CSCD 北大核心 2002年第4期514-516,共3页
针对高速数据采集与高速数据处理系统中要求高速数据传输问题 ,研究 FPDP协议在高速数据采集与高速数据处理系统中的应用 .通过分析 FPDP协议的拓扑结构、控制时序、传输数据的帧结构以及接口信号分类等 ,说明 FPDP协议在高速数据采集... 针对高速数据采集与高速数据处理系统中要求高速数据传输问题 ,研究 FPDP协议在高速数据采集与高速数据处理系统中的应用 .通过分析 FPDP协议的拓扑结构、控制时序、传输数据的帧结构以及接口信号分类等 ,说明 FPDP协议在高速数据采集及数据处理系统中具有时序设计简洁 ,传输速率配置灵活 ,等待时间少等优良特性 .基于 FPGA,给出了 FPDP协议应用于高速数据采集及数据处理系统的实例 ,表明 展开更多
关键词 现场可编程门阵列 前面板数据口协议 高速数据采集处理系统
下载PDF
USB高速数据采集处理卡在超声波无损检测中的应用 被引量:2
10
作者 孙芳 麦继平 《仪器仪表用户》 2004年第3期37-38,共2页
介绍了基于焊缝自动超声无损检测系统开发的USB总线高速数据采集处理卡.论述了整个数据采集处理卡的实现原理.并且重点给出了USB控制器器件PDIUSBD12与DSP芯片TMS320LF2407连接的具体接口方法和实现电路.
关键词 USB总线 高速数据采集处理 超声波 无损检测 接口方法 实现电路
下载PDF
基于HPI的主从式高速数据采集处理系统
11
作者 胡少鹏 李鸿 《广东自动化与信息工程》 2003年第1期32-34,共3页
本文分析了在对高速数据存盘时,现有的数据采集处理系统存在的问题;进而提出了一种基于TMS320C5410的主机接口(HPI-host port interface)的主从式高速数据采集处理系统。该系统实现了对高速数据的实时采集、处理和存盘,并具有电路简单... 本文分析了在对高速数据存盘时,现有的数据采集处理系统存在的问题;进而提出了一种基于TMS320C5410的主机接口(HPI-host port interface)的主从式高速数据采集处理系统。该系统实现了对高速数据的实时采集、处理和存盘,并具有电路简单、通用性强等优点。 展开更多
关键词 主从式高速数据采集处理系统 HPI 数字信号处理 PC机 数据处理 数据采集
下载PDF
基于FPGA和DSP的高速数据采集系统的设计 被引量:6
12
作者 孙德玮 李石亮 《现代电子技术》 2008年第21期174-177,共4页
数据采集与处理系统的设计是现代信号处理系统的基础,被广泛应用于雷达、通信、图像处理、遥感遥测等领域。在对WCDMA数字基带接收机的设计中,提出了一种基于FPGA和DSP的高速数据采集方案。该方案将A/D采样的数据送往FPGA,经过FPGA预处... 数据采集与处理系统的设计是现代信号处理系统的基础,被广泛应用于雷达、通信、图像处理、遥感遥测等领域。在对WCDMA数字基带接收机的设计中,提出了一种基于FPGA和DSP的高速数据采集方案。该方案将A/D采样的数据送往FPGA,经过FPGA预处理后送到DSP,最终通过CPCI接口送到主控台。详细介绍了设计思想、具体的硬件连接以及FPGA设计的仿真结果。 展开更多
关键词 WCDMA数字基带接收机 FPGA DSP 高速数据采集与处理系统
下载PDF
一种高速PCI数据采集处理系统的设计与实现 被引量:3
13
作者 马小娜 胡炳樑 +1 位作者 段晓峰 刘倩雯 《微计算机信息》 2009年第16期98-100,共3页
针对图像处理中数据采集与处理的现状,介绍了基于DSP和PCI控制器的高速数据的实时采集、存储和处理的方法,并分别对电路原理图的硬件设计和PCI接口的软件设计做了阐述。该系统主要采用了DSP芯片来实现各种数字信号处理的算法程序,PCI总... 针对图像处理中数据采集与处理的现状,介绍了基于DSP和PCI控制器的高速数据的实时采集、存储和处理的方法,并分别对电路原理图的硬件设计和PCI接口的软件设计做了阐述。该系统主要采用了DSP芯片来实现各种数字信号处理的算法程序,PCI总线控制器来实现PCI总线接口,以及CPLD作为控制DSP与PCI之间能够正常进行数据传输的枢纽,从而实现了数据的高速、高精度处理,为图像采集与处理提供了新的方法。 展开更多
关键词 DSP CPLD PCI 总线控制器 高速数据采集与处理
下载PDF
基于USB 3.0的NAND FLASH数据存储设计
14
作者 白昊宇 余红英 牛焱坤 《现代电子技术》 北大核心 2024年第18期101-106,共6页
由于目前采用的串口和USB 2.0检测坏块、实现数据读取的方法存在数据读取慢以及数据稳定性低的问题,而在高速大容量存储装置设计中,存储器通常采用NAND FLASH,故提出一种基于USB 3.0总线的NAND FLASH数据存储设计。采用FPGA作为逻辑主... 由于目前采用的串口和USB 2.0检测坏块、实现数据读取的方法存在数据读取慢以及数据稳定性低的问题,而在高速大容量存储装置设计中,存储器通常采用NAND FLASH,故提出一种基于USB 3.0总线的NAND FLASH数据存储设计。采用FPGA作为逻辑主控单元,选用USB 3.0芯片CYUSB3014作为FPGA与上位机的通信桥梁,并在FPGA软件上设计ECC数据校验纠错以及NAND FLASH的坏块管理。用户可通过上位机实现数据读取、擦除以及分析。实验结果表明,所设计系统可通过USB 3.0接口将NAND FLASH中存储的数据传输到上位机,传输速度实际可达39 MB/s。 展开更多
关键词 数据存储 NAND FLASH FPGA USB 3.0 坏块管理 数据校验 高速数据处理 上位机
下载PDF
数字信号处理系统的开发研究 被引量:1
15
作者 郭瑜 罗德扬 《昆明理工大学学报(理工版)》 1997年第2期78-82,共5页
介绍用TMS320C25-D型高速数据处理板和微机组成的一套数字信号处理(DSP)系统.该系统将TMS320C25芯片的高速数据处理能力与微机的灵活编程和大容量存储相结合,具有技术先进、功能齐全等一系列优点,为DSP... 介绍用TMS320C25-D型高速数据处理板和微机组成的一套数字信号处理(DSP)系统.该系统将TMS320C25芯片的高速数据处理能力与微机的灵活编程和大容量存储相结合,具有技术先进、功能齐全等一系列优点,为DSP技术的工程应用创造了条件. 展开更多
关键词 数字信号处理 TMS320C25 高速数据处理 芯片
下载PDF
基于国产FPGA的高速SRIO接口设计与实现 被引量:10
16
作者 于东英 陈俊 康令州 《通信技术》 2019年第1期255-258,共4页
针对具有高速接口的芯片国产化的迫切需求,进行了基于自主研发的国产FPGA平台SRIO接口的设计和验证。首先介绍国产FPGA平台资源和SRIO接口体系结构,结合FPGA厂家提供的IP core进行FPGA内部功能模块设计。其次,重点讨论用户侧接口数据流... 针对具有高速接口的芯片国产化的迫切需求,进行了基于自主研发的国产FPGA平台SRIO接口的设计和验证。首先介绍国产FPGA平台资源和SRIO接口体系结构,结合FPGA厂家提供的IP core进行FPGA内部功能模块设计。其次,重点讨论用户侧接口数据流向方式,对应开发SRIO接口数据流向控制时序代码,并通过软件仿真实现2.5 Gb/s速率的1X SRIO接口逻辑。最后,与xilinx开发板SP605的SRIO接口进行互联互通测试,验证国产FPGA平台上SRIO接口设计的正确性和稳定性。 展开更多
关键词 国产FPGA SRIO IPCORE 高速数据处理
下载PDF
一种实时系统中的信号处理实现 被引量:1
17
作者 吴令宇 罗丰 吴顺君 《电子工程师》 2008年第5期3-6,共4页
近年来,对实时信号处理系统的要求越来越高,所用系统要具有处理大量数据的能力,这就要求系统硬件运算速度快,软件处理程序尽可能优化,以保证系统的实时性。基于某重点工程项目,采用FPGA(现场可编程门阵列)和ADSP-TS101S系统,对高速实时... 近年来,对实时信号处理系统的要求越来越高,所用系统要具有处理大量数据的能力,这就要求系统硬件运算速度快,软件处理程序尽可能优化,以保证系统的实时性。基于某重点工程项目,采用FPGA(现场可编程门阵列)和ADSP-TS101S系统,对高速实时并行处理进行研究,介绍了一种高速数据并行处理系统,说明了DSP(数字信号处理器)中信号处理程序的操作流程。该系统能对输入信号的频谱进行分析,实时输出连续波频谱或脉冲波的时域频域信息,并已测试成功。 展开更多
关键词 DSP 高速数据处理系统 信号处理
下载PDF
基于高速信号采集系统累加平均算法研究 被引量:4
18
作者 潘冬阳 南钢洋 白雪 《仪表技术与传感器》 CSCD 北大核心 2021年第8期122-125,共4页
为改善高速信号采集系统在复杂噪声背景下重复信号的信噪比,实现触发频率自适应,文中设计并实现了基于现场可编程逻辑门阵列(FPGA)的累加平均滤波算法。论述了使用累加平均滤波算法提高信噪比的基本原理,结合并行流水线结构的特点,搭建... 为改善高速信号采集系统在复杂噪声背景下重复信号的信噪比,实现触发频率自适应,文中设计并实现了基于现场可编程逻辑门阵列(FPGA)的累加平均滤波算法。论述了使用累加平均滤波算法提高信噪比的基本原理,结合并行流水线结构的特点,搭建了算法的整体架构,具体分析了逻辑控制状态机和数据运算及两级缓存设计。经过调试仿真和光纤温度信号采集系统验证,该算法可在100 MHz全局时钟下对两路光纤温度信号进行高速采集与处理,并对比了光纤温度信号经过4 096次和65 536次累加平均滤波后的波形图,后者比前者信噪比提高了约5 dB。 展开更多
关键词 降噪 高速数据处理 FPGA
下载PDF
高速AD接口技术——高速AD采集的设计与实现 被引量:7
19
作者 樊敏 《科技创新导报》 2015年第15期41-41,43,共2页
该文提出了一种高性能AD采集系统的实现方法,给出了系统的相应架构。关键技术是高速ADC技术、数据存储与传输技术和抗干扰技术。本系统中的高速采集控制器相较于同类设计具有更高的采样速率和分辨率,且具备良好的扩展和配置特性,目前系... 该文提出了一种高性能AD采集系统的实现方法,给出了系统的相应架构。关键技术是高速ADC技术、数据存储与传输技术和抗干扰技术。本系统中的高速采集控制器相较于同类设计具有更高的采样速率和分辨率,且具备良好的扩展和配置特性,目前系统实时采样速率已达1GSPS。以可编程器件作为高速数据流输入输出控制及存储,构建了一个高速数据采样系统,实现了高速AD动态数据流采集。可以满足具有不同实时性需求的嵌入式系统。为进一步应用于数字雷达、数字射频等领域,实现动态高速数据采样分析搭建了一个平台。 展开更多
关键词 高速AD采集 高速数据处理 交替采集 数据格式
下载PDF
一种实时系统中的信号处理实现
20
作者 吴令宇 罗丰 吴顺君 《航天电子对抗》 2008年第3期44-47,共4页
近年来,实时信号处理系统的要求越来越高,所用系统须具有处理大量数据的能力,这就要求系统硬件要达到很高的运算速度,并且软件处理程序也尽可能优化,以保证系统的实时性。基于某重点工程项目,介绍了一种高速数据并行处理系统,并详细说明... 近年来,实时信号处理系统的要求越来越高,所用系统须具有处理大量数据的能力,这就要求系统硬件要达到很高的运算速度,并且软件处理程序也尽可能优化,以保证系统的实时性。基于某重点工程项目,介绍了一种高速数据并行处理系统,并详细说明了DSP中信号处理程序的操作流程。该系统能对输入信号的频谱进行分析,实时输出连续波频谱或脉冲波的时域频域信息,并已测试成功。 展开更多
关键词 DSP 高速数据处理系统 信号处理
下载PDF
上一页 1 2 3 下一页 到第
使用帮助 返回顶部