-
题名衬底去边宽度对高阻厚层硅外延片参数的影响
- 1
-
-
作者
米姣
张涵琪
薛宏伟
袁肇耿
吴会旺
-
机构
河北普兴电子科技股份有限公司河北省硅基外延材料工程技术创新中心
中北大学理学院
-
出处
《半导体技术》
CAS
北大核心
2021年第11期875-880,886,共7页
-
文摘
硅外延片的参数受衬底以及外延层两方面影响,研究了衬底背面SiO_(2)层边缘去除宽度(简称去边宽度)对高阻厚层硅外延片参数的影响。对比0、0.3和0.5 mm三种去边宽度硅外延片的参数发现,去边宽度对外延层厚度不均匀性没有影响,对外延层电阻率不均匀性影响巨大,外延层电阻率不均匀性与衬底去边宽度呈正比。衬底去边宽度也会影响外延片的外观、表面颗粒以及滑移线。进一步研究了去边宽度对后续制备MOS管在晶圆片内击穿电压分布的影响,发现去边宽度越宽,晶圆片内MOS管击穿电压差越大。综合考虑外延片及其制备器件参数,选择0.3 mm为制备高阻厚层硅外延片的最佳去边宽度,可以获得优良的外延片参数及器件特性。
-
关键词
去边宽度
高阻厚层硅外延片
不均匀性
滑移线
击穿电压
-
Keywords
edge exclustion width
thick silicon epitaxial wafer with high resistance
nonuniformity
slip
breakdown voltage
-
分类号
TN304.054
[电子电信—物理电子学]
-