期刊文献+
共找到14篇文章
< 1 >
每页显示 20 50 100
一种数字存储示波器高频时钟电路的设计 被引量:5
1
作者 杨军 贾艳 +1 位作者 王子斌 陈长龄 《仪器仪表学报》 EI CAS CSCD 北大核心 2007年第S1期18-20,共3页
本文给出了一种以可编程器件LMX2531为核心、以ARM器件作为整个电路控制中心的宽带示波器数据采集系统的高频时钟电路设计。本文介绍了美国国家半导体公司的LMX2531器件的性能,较为详细地阐述了LMX2531器件的可编程特点以及各个控制寄... 本文给出了一种以可编程器件LMX2531为核心、以ARM器件作为整个电路控制中心的宽带示波器数据采集系统的高频时钟电路设计。本文介绍了美国国家半导体公司的LMX2531器件的性能,较为详细地阐述了LMX2531器件的可编程特点以及各个控制寄存器的控制位意义,同时也指出了对LMX2531器件编程的要点。该高频时钟发生电路同时利用SAMSUNG公司的ARM器件S3C44B0X为控制中心,在ADS开发环境下对LMX2531器件进行编程控制。本文还给出了该电路的部分硬件电路和编程软件,最后还给出了时钟波形图。该时钟发生电路具有可编程,发生时钟频率高、功耗小、精度高、调试方便以及可靠性高等优点,对于现代高速数字存储示波器的设计具有重要的意义和广泛的应用价值。 展开更多
关键词 可编程器件 LMX2531 ARM器件 高频时钟电路
下载PDF
基于FPGA的高频时钟电路设计 被引量:1
2
作者 孙芸华 颜永红 +3 位作者 赵豫斌 席仙梅 吕继方 罗江平 《核电子学与探测技术》 CAS CSCD 北大核心 2008年第4期809-812,共4页
本文介绍了运用FPGA和时钟芯片,产生高达1G的高频时钟的电路设计方法.经过调试电路达到了设计要求,证明该设计是合理的。
关键词 高频时钟 FPGA DLL PLL FADC
下载PDF
用FPGA实现高频时钟的分频和多路输出 被引量:3
3
作者 赵传奇 苏明杰 吕英杰 《中州大学学报》 2003年第1期121-123,共3页
FPGA(现场可编程逻辑门阵列 )内部集成了四个全数字片内延时锁定环电路 (Delay -LockedLoop ,缩写为DLL) ,利用它能够实现对芯片输入时钟的零延时输出和时钟倍频 ,分频以及镜像操作等多种控制功能。本文就是用DLL的功能来实现对 6
关键词 FPGA 现场可编程逻辑门阵列 高频时钟 分频电路 多路输出 延时锁定环 频率综合 零延时
下载PDF
基于FPGA的高频时钟的分频和分配设计 被引量:5
4
作者 杨义 吕英杰 《国外电子元器件》 2004年第1期11-14,共4页
介绍了为PET(正电子发射断层扫描仪 )的前端电子学模块提供时间基准而设计的一种新型高频时钟扇出电路。该电路利用FPGA芯片来实现对高频时钟的分频与分配 ,并用LVDS传输标准对生成的多路时钟信号进行传输 ,从而最大程度地减少了输出各... 介绍了为PET(正电子发射断层扫描仪 )的前端电子学模块提供时间基准而设计的一种新型高频时钟扇出电路。该电路利用FPGA芯片来实现对高频时钟的分频与分配 ,并用LVDS传输标准对生成的多路时钟信号进行传输 ,从而最大程度地减少了输出各路时钟之间的延时偏差 ,同时利用低压差分信号的传输特性增强了信号的抗干扰能力。 展开更多
关键词 FPGA 高频时钟 VHDL 分频 分配 LVDS
下载PDF
一种高频时钟源的设计与实现 被引量:1
5
作者 于波 韩月秋 《北京理工大学学报》 EI CAS CSCD 1999年第6期747-749,共3页
目的 研究一种用于高速数据采集的高频时钟源的设计与实现 .方法 在其物理实现中采用微带传输线的连接方式及多种抗干扰设计 ,进行了基于输入 /输出缓冲参数特性 ( IBIS)模型的信号完整性分析及软件仿真 .结果 给出了示波器实测的高... 目的 研究一种用于高速数据采集的高频时钟源的设计与实现 .方法 在其物理实现中采用微带传输线的连接方式及多种抗干扰设计 ,进行了基于输入 /输出缓冲参数特性 ( IBIS)模型的信号完整性分析及软件仿真 .结果 给出了示波器实测的高频时钟源输出结果 .该时钟源可输出 5 0 0 MHz或外接信号源频率的两路正交差分 ECL 时钟信号 .结论 系统工作稳定可靠 。 展开更多
关键词 高频时钟 数据采集 设计 微带传输线 IBIS模型
下载PDF
基于MPC92433的高频时钟电路的设计
6
作者 白长河 刘大成 《电子设计工程》 2012年第14期48-49,共2页
提出一种高频时钟电路的设计方案。利用一款先进的可编程时钟合成器MPC92433,基于FPGA的控制,实现4对LVDS信号输出。系统经过测试,输出时钟信号频率达到1 GHz,可以广泛应用到各种数字电路设计中。
关键词 MPC92433 高频时钟 I2C FPGA
下载PDF
一种高频时钟分频电路 被引量:1
7
作者 李乾男 《中国集成电路》 2022年第8期49-51,共3页
本设计提出一种用于对高频时钟进行多级分频的电路,具有低延迟的特点,能满足分频后的时钟和源时钟具有相对同步的相位关系,同时面积相对较优。
关键词 高频时钟 低延迟 分频电路
下载PDF
数字存储示波器高频时钟电路设计研究
8
作者 李向红 《数字化用户》 2020年第31期31-33,共3页
通过结合数字存储示波器系统基本原理与系统建构逻辑,经不同规格芯片的参数比选后,确认选用 LMX2531 数字时钟芯片 +LMK01010 分配芯片组成高频时钟电路系统,借助有源时钟分配器将原单端信号转换为两路差分时钟信号,并基于 ARM 开发环... 通过结合数字存储示波器系统基本原理与系统建构逻辑,经不同规格芯片的参数比选后,确认选用 LMX2531 数字时钟芯片 +LMK01010 分配芯片组成高频时钟电路系统,借助有源时钟分配器将原单端信号转换为两路差分时钟信号,并基于 ARM 开发环境完成软件编程设计。经系统运行调试后可知,时钟电路的供电电源、波形以及抖动性能等均满足系统设计要求,输出频率可达到 1.5GHz。 展开更多
关键词 数字示波器 数据采集 高频时钟 硬件电路 系统调试
下载PDF
基于IGS跟踪站的高频GPS卫星时钟改正确定 被引量:6
9
作者 郭金运 黄金维 +1 位作者 曾子榜 韩延本 《武汉大学学报(信息科学版)》 EI CSCD 北大核心 2008年第7期706-710,共5页
利用IGS跟踪站的GPS观测数据,通过数据预处理,先求得对流层延迟参数,再解算高频(30 s)GPS卫星时钟改正,并与CODE(center for orbit determination in Europe)给出的30 s一笔的高频时钟数据进行比较,两者平均差异为0.003 234 ns,平均标... 利用IGS跟踪站的GPS观测数据,通过数据预处理,先求得对流层延迟参数,再解算高频(30 s)GPS卫星时钟改正,并与CODE(center for orbit determination in Europe)给出的30 s一笔的高频时钟数据进行比较,两者平均差异为0.003 234 ns,平均标准差为0.607 6 ns。通过比较,发现在20世纪90年代发射的BlockIIA卫星携带的Cs钟不如Rb钟稳定和可靠,Block IIR卫星携带的时钟优于Block IIA卫星钟。 展开更多
关键词 高频GPS时钟改正 IGS跟踪站 无电离层线性组合
下载PDF
可编程逻辑器件设计中的亚稳态问题及解决方案 被引量:4
10
作者 李立 龙泳涛 +2 位作者 曾钢燕 程春红 陈意军 《湘潭大学自然科学学报》 CAS CSCD 北大核心 2009年第1期125-129,共5页
分析了可编程逻辑器件设计中亚稳态产生的原因及亚稳态评估方法,介绍了几种解决亚稳态问题的常用策略.针对这些常用方法不能彻底消除亚稳态的不足,提出了一种基于使能触发器构成的"高频时钟错位法",这种方法通过从外部引入一... 分析了可编程逻辑器件设计中亚稳态产生的原因及亚稳态评估方法,介绍了几种解决亚稳态问题的常用策略.针对这些常用方法不能彻底消除亚稳态的不足,提出了一种基于使能触发器构成的"高频时钟错位法",这种方法通过从外部引入一个高频脉冲,对原来互相独立的异步时钟信号同步在高频时钟的上升沿和下降沿,并且保持半周期的时间间隔.只要选择适当的高频时钟频率和电路参数,亚稳态可以得到完全消除.这种方法在数字系统设计中有广阔的应用前景. 展开更多
关键词 可编程逻辑器件 异步 亚稳态 高频时钟错位法
下载PDF
基于PCI总线的高速大容量数据采集卡 被引量:10
11
作者 和志强 薛世建 《数据采集与处理》 CSCD 2004年第4期463-466,共4页
介绍了一种基于 PCI总线的高速大容量数据采集卡的设计原理与实现。该采集卡由预处理电路、A/D转换器、同步动态随机存储器 (SDRAM)、高频时钟发生器、集成于 FPGA芯片的 PCI接口控制器和 SDRAM控制器组成。它通过 PCI总线接口与计算机... 介绍了一种基于 PCI总线的高速大容量数据采集卡的设计原理与实现。该采集卡由预处理电路、A/D转换器、同步动态随机存储器 (SDRAM)、高频时钟发生器、集成于 FPGA芯片的 PCI接口控制器和 SDRAM控制器组成。它通过 PCI总线接口与计算机连接 ,可完成 40 0 MHz/s实时数据采集、5 1 2 MB实时数据存储。 展开更多
关键词 基于PC 数据采集卡 总线 512MB 同步动态随机存储器 PCI接口 SDRAM 高频时钟 FPGA芯片 高速
下载PDF
安森美半导体及其西部开发策略
12
作者 卢玥光 《半导体技术》 CAS CSCD 北大核心 2003年第5期86-86,共1页
关键词 安森美半导体公司 电源管理产品 模拟集成电路 高频时钟 MOS功率器件
下载PDF
广播发射台常用的接地方法及其技术要点
13
作者 杨建国 《西部广播电视》 2018年第4期242-242,共1页
广播电视设备的接地在设备的稳定安全运行及节目播出质量方面起到非常重要的作用。基于此,本文首先说明广播发射技术的接地种类,并结合笔者多年经验,介绍常用的几种接地方式。
关键词 混合接地 环路干扰 高频时钟信号 屏蔽层
下载PDF
基于晶振偏移补偿的机械振动WSN同步累积误差抑制方法 被引量:3
14
作者 鲜鸿宇 邓蕾 +1 位作者 汤宝平 肖鑫 《振动与冲击》 EI CSCD 北大核心 2019年第6期132-136,186,共6页
针对采用连续高频采样时钟模数转换器(ADC)的机械振动无线传感器网络(WSN)节点存在同步累积误差的问题,提出了一种基于晶振偏移补偿的同步累积误差抑制方法。基于连续高频采样时钟ADC的WSN节点,分析了同步累积误差产生原因;采用周期性... 针对采用连续高频采样时钟模数转换器(ADC)的机械振动无线传感器网络(WSN)节点存在同步累积误差的问题,提出了一种基于晶振偏移补偿的同步累积误差抑制方法。基于连续高频采样时钟ADC的WSN节点,分析了同步累积误差产生原因;采用周期性信标中的帧起始界定符(SFD)信号作为同步信息,通过定时器1捕获的SFD信号间隔与参考SFD信号间隔差值确定晶振偏移补偿值,根据采样时钟与采样频率关系计算定时器2补偿后计数溢出值,由定时器2输出连续精准的高频采样时钟,消除节点间采样间隔差异,抑制同步累积误差。实验结果表明:连续采集40 s,节点间最大同步误差为0.64μs;连续采集同一信号源25 s,节点间无明显相位误差,验证了该晶振偏移补偿方法抑制机械振动无线传感器网络同步累积误差的有效性。 展开更多
关键词 机械振动监测 无线传感器网络(WSNs) 晶振偏移补偿 同步累积误差 连续高频采样时钟模数转换器(ADC)
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部