期刊导航
期刊开放获取
河南省图书馆
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
1
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
可编程逻辑器件设计中的亚稳态问题及解决方案
被引量:
4
1
作者
李立
龙泳涛
+2 位作者
曾钢燕
程春红
陈意军
《湘潭大学自然科学学报》
CAS
CSCD
北大核心
2009年第1期125-129,共5页
分析了可编程逻辑器件设计中亚稳态产生的原因及亚稳态评估方法,介绍了几种解决亚稳态问题的常用策略.针对这些常用方法不能彻底消除亚稳态的不足,提出了一种基于使能触发器构成的"高频时钟错位法",这种方法通过从外部引入一...
分析了可编程逻辑器件设计中亚稳态产生的原因及亚稳态评估方法,介绍了几种解决亚稳态问题的常用策略.针对这些常用方法不能彻底消除亚稳态的不足,提出了一种基于使能触发器构成的"高频时钟错位法",这种方法通过从外部引入一个高频脉冲,对原来互相独立的异步时钟信号同步在高频时钟的上升沿和下降沿,并且保持半周期的时间间隔.只要选择适当的高频时钟频率和电路参数,亚稳态可以得到完全消除.这种方法在数字系统设计中有广阔的应用前景.
展开更多
关键词
可编程逻辑器件
异步
亚稳态
高频时钟错位法
下载PDF
职称材料
题名
可编程逻辑器件设计中的亚稳态问题及解决方案
被引量:
4
1
作者
李立
龙泳涛
曾钢燕
程春红
陈意军
机构
湖南工程学院电气与信息工程学院
出处
《湘潭大学自然科学学报》
CAS
CSCD
北大核心
2009年第1期125-129,共5页
基金
湖南省自然科学基金(05JJ40094)
文摘
分析了可编程逻辑器件设计中亚稳态产生的原因及亚稳态评估方法,介绍了几种解决亚稳态问题的常用策略.针对这些常用方法不能彻底消除亚稳态的不足,提出了一种基于使能触发器构成的"高频时钟错位法",这种方法通过从外部引入一个高频脉冲,对原来互相独立的异步时钟信号同步在高频时钟的上升沿和下降沿,并且保持半周期的时间间隔.只要选择适当的高频时钟频率和电路参数,亚稳态可以得到完全消除.这种方法在数字系统设计中有广阔的应用前景.
关键词
可编程逻辑器件
异步
亚稳态
高频时钟错位法
Keywords
CPLD
Asynchronous
metastability
High-frequeney clock spacing Synchronizer
分类号
TN4 [电子电信—微电子学与固体电子学]
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
可编程逻辑器件设计中的亚稳态问题及解决方案
李立
龙泳涛
曾钢燕
程春红
陈意军
《湘潭大学自然科学学报》
CAS
CSCD
北大核心
2009
4
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部