-
题名基于FPGA的高频数字鉴相技术
- 1
-
-
作者
张绘
王艳涛
-
机构
南京长江电子信息产业集团有限公司
-
出处
《电子技术与软件工程》
2018年第21期86-87,共2页
-
文摘
针对传统模拟鉴相中存在的器件一致性低导致的信号正交性差且易受环境影响等现象,本文提出了一种基于FPGA的高频数字鉴相技术,并通过硬件板卡验证了该技术的有效性。实验结果表明该技术有很大的工程可实现性。
-
关键词
带通采样
高频数字鉴相
多相低通滤波
-
分类号
TN763.3
[电子电信—电路与系统]
TN791
[电子电信—电路与系统]
-
-
题名低相位噪声微波频率源的研究
被引量:2
- 2
-
-
作者
高燕宇
袁慧超
尹哲
-
机构
中国电子科技集团公司第十三研究所
-
出处
《半导体技术》
CAS
CSCD
北大核心
2012年第2期135-137,158,共4页
-
文摘
通过对微波频率源相位噪声的分析,针对一个C波段微波频率源低相位噪声的要求,对比分析了直接倍频、数字锁相以及高频鉴相之后再倍频三种方案之间的相位噪声差别。最终得出采用直接在超高频(UHF)波段对输入信号进行模拟鉴相并锁定之后再倍频才能达到所要求的相位噪声指标。对制成的样品进行了测试,取得了预期的相位噪声指标。该C波段微波频率源的相位噪声可以达到:≤-120 dBc/Hz@1 kHz,≤-125 dBc/Hz@10 kHz,≤-130dBc/Hz@100kHz,≤-140 dBc/Hz@1 MHz。直接在UHF波段进行高频鉴相的技术,通过提高鉴相频率大幅降低了微波锁相频率源的相位噪声。
-
关键词
频率源
低相位噪声
倍频
锁相环
高频鉴相
-
Keywords
frequency source
low phase noise
multiplier-frequency
phase locking loop(PLL)
high detect phase
-
分类号
TN74
[电子电信—电路与系统]
-
-
题名频谱分析仪射频电路设计
被引量:1
- 3
-
-
作者
曹联国
钟景华
-
机构
南京国睿安泰信科技股份有限公司
-
出处
《电子机械工程》
2013年第2期49-51,共3页
-
文摘
频谱分析仪射频电路的实现方式较多,复杂程度各异,达到的指标也不尽相同。文中所述的射频电路实现方式与仿真结果一致,达到了较高的技术指标,具有可生产性好、性价比高等特点。文中对射频前端调理、宽带第一本振(LO)、第一高中频(IF)、跟踪信号源等重点电路的设计方法进行了详细论述。
-
关键词
射频前端
本振
高频鉴相
高中频
跟踪信号源
-
Keywords
RF front
local oscillator
high-frequency phase detect
high intermediate frequency
trackinggenerator
-
分类号
TM935.21
[电气工程—电力电子与电力传动]
-