期刊文献+
共找到4篇文章
< 1 >
每页显示 20 50 100
1.5位/级结构在流水线型ADC中的设计与应用 被引量:1
1
作者 王磊 于云华 石寅 《中国集成电路》 2004年第6期48-50,共3页
本文首先阐述了沟道电荷注入效应的产生机理,然后分析可以有效消除沟道电荷注入效应的开关-电容结构的底板采样技术,最后给出流水线型ADC中采用开关-电容结构的1.5位/级电路设计及仿真结果。
关键词 沟道电荷注入效应 底板采样 流水线 ADC 1.5位/级结构
下载PDF
1.5位pipelined ADC单级传函的数模分析
2
作者 李博 张科峰 《现代电子技术》 2012年第4期195-197,共3页
1.5位结构是构成pipelined ADC的基本单元,总结了2位向1.5位方案传函的演变过程,但对转换的最优性并未证明。在此通过理论分析揭示了ADC及其单级传输函数变换的本质,证明了在Pipeline结构中,ADC单级传输函数演变的本质是:通过单级传函... 1.5位结构是构成pipelined ADC的基本单元,总结了2位向1.5位方案传函的演变过程,但对转换的最优性并未证明。在此通过理论分析揭示了ADC及其单级传输函数变换的本质,证明了在Pipeline结构中,ADC单级传输函数演变的本质是:通过单级传函的变化,使整个ADC最终的传输函数与我们所习惯使用的(或者说最初使用的),相差不大于1个LSB,同时在参考电压失调,子DAC输出失调或者增益错误方面获得一定的鲁棒性。 展开更多
关键词 PIPELINED ADC 1.5位 传输函数 DC传输曲线 右移Vref/4
下载PDF
一种用于12位40MS/s流水线ADC的宽输入摆幅MDAC
3
作者 董焕芝 郝长胜 《微电子学》 CAS CSCD 北大核心 2011年第2期194-198,共5页
设计了一个用于12位40 MS/s流水线A/D转换器的MDAC电路。为了实现这一较高精度,对传统1.5位/级电路的传输特性进行改进。在改进后电路的传输特性中,当输入信号摆幅加倍时,输出信号摆幅与传统结构相比保持不变,这样既提高了电路信噪比,... 设计了一个用于12位40 MS/s流水线A/D转换器的MDAC电路。为了实现这一较高精度,对传统1.5位/级电路的传输特性进行改进。在改进后电路的传输特性中,当输入信号摆幅加倍时,输出信号摆幅与传统结构相比保持不变,这样既提高了电路信噪比,又不增加运放设计的难度。另外,还设计了实现改进传输特性的电路结构。该MDAC采用TSMC 0.35μm 3.3 V工艺设计,以奈奎斯特频率采样时,仿真结果显示,电路的输入摆幅可达到输出摆幅的两倍,SINAD为73.4 dB,ENOB为11.9位,SFDR为89.0 dB。与传统结构相比,ENOB和SFDR分别提高0.7位和7.7 dB。 展开更多
关键词 A/D转换器 MDAC 1.5位/级
下载PDF
A 10bit 100MS/s Pipelined ADC with an Improved 1.5bit/Stage Architecture
4
作者 叶凡 施宇峰 +3 位作者 过瑶 罗磊 许俊 任俊彦 《Journal of Semiconductors》 EI CAS CSCD 北大核心 2008年第12期2359-2363,共5页
This paper presents a 10bit 100MS/s CMOS pipelined analog-to-digital converter (ADC) based on an improved 1.5bit/stage architecture. The ADC achieves a peak signal-to-noise-and-distortion ratio (SNDR) of 57dB and ... This paper presents a 10bit 100MS/s CMOS pipelined analog-to-digital converter (ADC) based on an improved 1.5bit/stage architecture. The ADC achieves a peak signal-to-noise-and-distortion ratio (SNDR) of 57dB and maintains 51dB up to 57MHz, the Nyquist frequency for a clock rate of 100Msample/s. The differential non-linearity (DNL) and integral non-linearity (INL) are typically measured as 0.3LSB and 1.0LSB, respectively. The ADC is implemented in a 0.18μm mixed-signal CMOS technology and occupies 0.76mm^2. 展开更多
关键词 analog-to-digital converter PIPELINE improved 1.5bit/stage architecture
原文传递
上一页 1 下一页 到第
使用帮助 返回顶部