期刊文献+
共找到1篇文章
< 1 >
每页显示 20 50 100
一种宽带低相噪频率合成器的设计方法研究 被引量:5
1
作者 代传堂 《电波科学学报》 EI CSCD 北大核心 2018年第6期746-751,共6页
提出了一种宽带低相噪频率合成器的设计方法.采用了数字锁相技术,该锁相技术主要由锁相环(phase locked loop,PLL)芯片、有源环路滤波器、宽带压控振荡器和外置宽带分频器等构成,实现了10~20GHz范围内任意频率输出,具有输出频率宽、相... 提出了一种宽带低相噪频率合成器的设计方法.采用了数字锁相技术,该锁相技术主要由锁相环(phase locked loop,PLL)芯片、有源环路滤波器、宽带压控振荡器和外置宽带分频器等构成,实现了10~20GHz范围内任意频率输出,具有输出频率宽、相位噪声低、集成度高、功耗低和成本低等优点.最后对该PLL电路杂散抑制和相位噪声的指标进行了测试,测试结果表明该PLL输出10GHz时相位噪声优于-109dBc/Hz@1kHz,该指标与直接式频率合成器实现的指标相当. 展开更多
关键词 10~20 ghz 宽带 低相位噪声 锁相环 频率合成器
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部