期刊导航
期刊开放获取
河南省图书馆
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
1
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
一种优化的BCH编解码器的设计与实现
被引量:
4
1
作者
雷水艳
焦继业
陈亚南
《计算机与数字工程》
2019年第9期2335-2338,共4页
针对NAND Flash制造工艺不断提高,导致其内部数据在存储时出错概率越来越大的问题,提出一种优化的BCH编解码器设计。在编码电路采用16位并行操作,解码电路采用3级流水线操作,以提高数据的处理速度。完成电路的仿真验证,仿真结果表明使...
针对NAND Flash制造工艺不断提高,导致其内部数据在存储时出错概率越来越大的问题,提出一种优化的BCH编解码器设计。在编码电路采用16位并行操作,解码电路采用3级流水线操作,以提高数据的处理速度。完成电路的仿真验证,仿真结果表明使用优化后的BCH编解码器,可以正确校正多达48位出错位,并完成基于SMIC 0.11μm工艺库的设计综合,综合结果表明该设计在工作频率、面积和功耗方面得到很大改善。
展开更多
关键词
BCH码
NAND
FLASH
16位并行操作
3级流水线
下载PDF
职称材料
题名
一种优化的BCH编解码器的设计与实现
被引量:
4
1
作者
雷水艳
焦继业
陈亚南
机构
西安邮电大学电子工程学院
出处
《计算机与数字工程》
2019年第9期2335-2338,共4页
文摘
针对NAND Flash制造工艺不断提高,导致其内部数据在存储时出错概率越来越大的问题,提出一种优化的BCH编解码器设计。在编码电路采用16位并行操作,解码电路采用3级流水线操作,以提高数据的处理速度。完成电路的仿真验证,仿真结果表明使用优化后的BCH编解码器,可以正确校正多达48位出错位,并完成基于SMIC 0.11μm工艺库的设计综合,综合结果表明该设计在工作频率、面积和功耗方面得到很大改善。
关键词
BCH码
NAND
FLASH
16位并行操作
3级流水线
Keywords
BCH algorithm
NAND Flash
16 bit parallel operation
3
level pipeline
分类号
TN492 [电子电信—微电子学与固体电子学]
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
一种优化的BCH编解码器的设计与实现
雷水艳
焦继业
陈亚南
《计算机与数字工程》
2019
4
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部