期刊导航
期刊开放获取
河南省图书馆
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
5
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
基于加法树压缩和乘数编码优化的乘法器设计
1
作者
王守华
王明旭
孙希延
《电子技术应用》
2024年第9期73-76,共4页
定点乘法器是现代信号处理常用的运算单元之一,其整体性能直接决定了系统的竞争力。为了乘法器的计算效率,设计了一种新型高能效有符号数乘法器,使用基4-Booth编码,减少了一半的部分积;另外使用直接求相反数的方法代替传统的取反加一求...
定点乘法器是现代信号处理常用的运算单元之一,其整体性能直接决定了系统的竞争力。为了乘法器的计算效率,设计了一种新型高能效有符号数乘法器,使用基4-Booth编码,减少了一半的部分积;另外使用直接求相反数的方法代替传统的取反加一求相反数的方法,使得部分积阵列比特数减少且形状规整,易于压缩。提出的3-2压缩器和半加器相混合的新型树型压缩结构硬件资源开销优化明显,对比现有的乘法器异或门数量下降了14%,二选一选择器数量下降了31%,总面积减少了50%,计算效率大大提高。
展开更多
关键词
乘法器
基4
-
Booth编码
3-2压缩器
高能效
下载PDF
职称材料
一种3级流水线wallace树压缩器的硬件设计
被引量:
6
2
作者
常静波
郭立
《微电子学与计算机》
CSCD
北大核心
2005年第1期160-162,165,共4页
本文提出了一种针对32位浮点乘法运算的三级流水线wallace树压缩器。首先设计出4-2和3-2压缩器,然后由其构成wallace树结构的压缩器,在部分积整个压缩过程中,采用三级流水线,大大提高了浮点运算中尾数处理的速度。该压缩器采用了模块化...
本文提出了一种针对32位浮点乘法运算的三级流水线wallace树压缩器。首先设计出4-2和3-2压缩器,然后由其构成wallace树结构的压缩器,在部分积整个压缩过程中,采用三级流水线,大大提高了浮点运算中尾数处理的速度。该压缩器采用了模块化设计,并用VHDL进行了描述,使用了modelsimXEII5.6a仿真软件进行了波形仿真,并用synplify/synplifypro综合工具比较了由两种不同4-2压缩单元所构成的wallace树压缩器的综合结果,选出最佳的一种。此压缩器已作为一个压缩模块,用在32位浮点乘法器的软核设计中,得到了很好的结果。
展开更多
关键词
4
-
2
压缩器
3-2压缩器
WALLACE树
流水线
部分积
压缩器
下载PDF
职称材料
一种wallace树压缩器硬件结构的实现
被引量:
3
3
作者
管幸福
余宁梅
路伟
《计算机工程与应用》
CSCD
北大核心
2011年第23期76-78,83,共4页
设计了一种用于32位浮点乘法器尾数乘部分的wallace树压缩器的硬件结构实现方法,通过3-2和4-2压缩的混合搭配,构成一种新的wallace树压缩器,采用verilog硬件描述语言实现RTL级代码的编写,并使用VCS进行功能仿真,然后在SMIC0.13μm的工艺...
设计了一种用于32位浮点乘法器尾数乘部分的wallace树压缩器的硬件结构实现方法,通过3-2和4-2压缩的混合搭配,构成一种新的wallace树压缩器,采用verilog硬件描述语言实现RTL级代码的编写,并使用VCS进行功能仿真,然后在SMIC0.13μm的工艺下,用synopsys DC进行逻辑综合、优化。结果表明,这种压缩器在部分积的压缩过程中,有效地提高了运算速度,并在很大程度上减小了硬件实现面积。
展开更多
关键词
3-2压缩器
4
-
2
压缩器
wallace树
压缩器
下载PDF
职称材料
基于Radix-4 Booth编码的模2^n+1乘法器设计
被引量:
1
4
作者
鄢斌
李军
《通信技术》
2015年第10期1168-1173,共6页
模2n+1乘法(n=8、16)在分组密码算法中比较常见,如IDEA算法,但由于其实现逻辑复杂,往往被视为密码算法性能的瓶颈。提出了一种适用于分组密码算法运算特点的基于Radix-4Booth编码的模2n+1乘法器实现方法,其输入/输出均无需额外的转换电...
模2n+1乘法(n=8、16)在分组密码算法中比较常见,如IDEA算法,但由于其实现逻辑复杂,往往被视为密码算法性能的瓶颈。提出了一种适用于分组密码算法运算特点的基于Radix-4Booth编码的模2n+1乘法器实现方法,其输入/输出均无需额外的转换电路,并通过简化部分积生成、采用重新定义的3-2和4-2压缩器等措施以减少路径时延和硬件复杂度。比较其他同类设计,该方法具有较小的面积、时延,可有效提高分组密码算法的加解密性能。
展开更多
关键词
分组密码算法
Radix
-
4
BOOTH编码
3
—2和4
-
2
压缩器
模
2
^n+1乘法
下载PDF
职称材料
一种高速数字FIR滤波器的VLSI实现
被引量:
2
5
作者
万超
尹勇生
邓红辉
《合肥工业大学学报(自然科学版)》
CAS
CSCD
北大核心
2008年第5期736-739,共4页
文章实现了一种高速数字FIR滤波器。为满足FIR滤波器的速度要求,采用了一种基于"移位-加"的专用常数乘加器来实现常系数滤波器的乘加运算。该常数乘加器基于CSD编码技术,采用3-2压缩器,并以华莱士树为其基本结构,与传统的直...
文章实现了一种高速数字FIR滤波器。为满足FIR滤波器的速度要求,采用了一种基于"移位-加"的专用常数乘加器来实现常系数滤波器的乘加运算。该常数乘加器基于CSD编码技术,采用3-2压缩器,并以华莱士树为其基本结构,与传统的直接实现结构相比运算速度明显提高,与应用在通用乘法器的并行乘加器相比又具有较小的面积。该文所设计的FIR滤波器,已作为内插滤波器应用在一种高速D/A转换芯片中。
展开更多
关键词
CSD编码
3-2压缩器
乘法器
华莱士树
下载PDF
职称材料
题名
基于加法树压缩和乘数编码优化的乘法器设计
1
作者
王守华
王明旭
孙希延
机构
桂林电子科技大学广西精密导航技术与应用重点实验室
桂林电子科技大学信息与通信学院
卫星导航定位与位置服务国家地方联合工程研究中心
南宁桂电电子科技研究院有限公司
出处
《电子技术应用》
2024年第9期73-76,共4页
基金
国家自然科学基金(62061010,62161007)
广西精密导航技术与应用重点实验室基金项目(DH202301)
+1 种基金
广西科技厅项目(桂科AB21196041)
桂林电子科技大学研究生教育创新计划项目(2023YCXS035)。
文摘
定点乘法器是现代信号处理常用的运算单元之一,其整体性能直接决定了系统的竞争力。为了乘法器的计算效率,设计了一种新型高能效有符号数乘法器,使用基4-Booth编码,减少了一半的部分积;另外使用直接求相反数的方法代替传统的取反加一求相反数的方法,使得部分积阵列比特数减少且形状规整,易于压缩。提出的3-2压缩器和半加器相混合的新型树型压缩结构硬件资源开销优化明显,对比现有的乘法器异或门数量下降了14%,二选一选择器数量下降了31%,总面积减少了50%,计算效率大大提高。
关键词
乘法器
基4
-
Booth编码
3-2压缩器
高能效
Keywords
multiplier
radix
-
4 booth encoder
3
-
2
compressor
efficiency
分类号
TN402 [电子电信—微电子学与固体电子学]
下载PDF
职称材料
题名
一种3级流水线wallace树压缩器的硬件设计
被引量:
6
2
作者
常静波
郭立
机构
中国科学技术大学集成电路与系统实验室
出处
《微电子学与计算机》
CSCD
北大核心
2005年第1期160-162,165,共4页
文摘
本文提出了一种针对32位浮点乘法运算的三级流水线wallace树压缩器。首先设计出4-2和3-2压缩器,然后由其构成wallace树结构的压缩器,在部分积整个压缩过程中,采用三级流水线,大大提高了浮点运算中尾数处理的速度。该压缩器采用了模块化设计,并用VHDL进行了描述,使用了modelsimXEII5.6a仿真软件进行了波形仿真,并用synplify/synplifypro综合工具比较了由两种不同4-2压缩单元所构成的wallace树压缩器的综合结果,选出最佳的一种。此压缩器已作为一个压缩模块,用在32位浮点乘法器的软核设计中,得到了很好的结果。
关键词
4
-
2
压缩器
3-2压缩器
WALLACE树
流水线
部分积
压缩器
Keywords
4
-
2
Compressor,
3
-
2
Compressor, Wallace tree, Pipeline, Partial products compressor
分类号
TN47 [电子电信—微电子学与固体电子学]
下载PDF
职称材料
题名
一种wallace树压缩器硬件结构的实现
被引量:
3
3
作者
管幸福
余宁梅
路伟
机构
西安理工大学自动化与信息工程学院
出处
《计算机工程与应用》
CSCD
北大核心
2011年第23期76-78,83,共4页
文摘
设计了一种用于32位浮点乘法器尾数乘部分的wallace树压缩器的硬件结构实现方法,通过3-2和4-2压缩的混合搭配,构成一种新的wallace树压缩器,采用verilog硬件描述语言实现RTL级代码的编写,并使用VCS进行功能仿真,然后在SMIC0.13μm的工艺下,用synopsys DC进行逻辑综合、优化。结果表明,这种压缩器在部分积的压缩过程中,有效地提高了运算速度,并在很大程度上减小了硬件实现面积。
关键词
3-2压缩器
4
-
2
压缩器
wallace树
压缩器
Keywords
3
-
2
compressor
4
-
2
compressor
wallace tree compressor
分类号
TP27 [自动化与计算机技术—检测技术与自动化装置]
下载PDF
职称材料
题名
基于Radix-4 Booth编码的模2^n+1乘法器设计
被引量:
1
4
作者
鄢斌
李军
机构
海军计算技术研究所
成都三零嘉微电子有限公司
出处
《通信技术》
2015年第10期1168-1173,共6页
文摘
模2n+1乘法(n=8、16)在分组密码算法中比较常见,如IDEA算法,但由于其实现逻辑复杂,往往被视为密码算法性能的瓶颈。提出了一种适用于分组密码算法运算特点的基于Radix-4Booth编码的模2n+1乘法器实现方法,其输入/输出均无需额外的转换电路,并通过简化部分积生成、采用重新定义的3-2和4-2压缩器等措施以减少路径时延和硬件复杂度。比较其他同类设计,该方法具有较小的面积、时延,可有效提高分组密码算法的加解密性能。
关键词
分组密码算法
Radix
-
4
BOOTH编码
3
—2和4
-
2
压缩器
模
2
^n+1乘法
Keywords
block cipher
Radix
-
4 Booth encoding
3
-
2
and 4
-
2
compressor
modulo
2
^n+1 multiplication
分类号
TN918 [电子电信—通信与信息系统]
下载PDF
职称材料
题名
一种高速数字FIR滤波器的VLSI实现
被引量:
2
5
作者
万超
尹勇生
邓红辉
机构
合肥工业大学电气与自动化工程学院
出处
《合肥工业大学学报(自然科学版)》
CAS
CSCD
北大核心
2008年第5期736-739,共4页
基金
国家部委预研基金资助项目
文摘
文章实现了一种高速数字FIR滤波器。为满足FIR滤波器的速度要求,采用了一种基于"移位-加"的专用常数乘加器来实现常系数滤波器的乘加运算。该常数乘加器基于CSD编码技术,采用3-2压缩器,并以华莱士树为其基本结构,与传统的直接实现结构相比运算速度明显提高,与应用在通用乘法器的并行乘加器相比又具有较小的面积。该文所设计的FIR滤波器,已作为内插滤波器应用在一种高速D/A转换芯片中。
关键词
CSD编码
3-2压缩器
乘法器
华莱士树
Keywords
CSD coding
3
-
2
compressor
multiplier
Wallace tree
分类号
TN911.72 [电子电信—通信与信息系统]
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
基于加法树压缩和乘数编码优化的乘法器设计
王守华
王明旭
孙希延
《电子技术应用》
2024
0
下载PDF
职称材料
2
一种3级流水线wallace树压缩器的硬件设计
常静波
郭立
《微电子学与计算机》
CSCD
北大核心
2005
6
下载PDF
职称材料
3
一种wallace树压缩器硬件结构的实现
管幸福
余宁梅
路伟
《计算机工程与应用》
CSCD
北大核心
2011
3
下载PDF
职称材料
4
基于Radix-4 Booth编码的模2^n+1乘法器设计
鄢斌
李军
《通信技术》
2015
1
下载PDF
职称材料
5
一种高速数字FIR滤波器的VLSI实现
万超
尹勇生
邓红辉
《合肥工业大学学报(自然科学版)》
CAS
CSCD
北大核心
2008
2
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部