期刊文献+
共找到373篇文章
< 1 2 19 >
每页显示 20 50 100
Characteristics and mechanisms of subthreshold voltage hysteresis in 4H-SiC MOSFETs
1
作者 陈喜明 石帮兵 +6 位作者 李轩 范怀云 李诚瞻 邓小川 罗海辉 吴煜东 张波 《Chinese Physics B》 SCIE EI CAS CSCD 2021年第4期610-615,共6页
In order to investigate the characteristics and mechanisms of subthreshold voltage hysteresis(ΔV_(th,sub)) of 4 H-SiC metal-oxide-semiconductor field-effect transistors(MOSFETs),4 H-SiC planar and trench MOSFETs and ... In order to investigate the characteristics and mechanisms of subthreshold voltage hysteresis(ΔV_(th,sub)) of 4 H-SiC metal-oxide-semiconductor field-effect transistors(MOSFETs),4 H-SiC planar and trench MOSFETs and corresponding P-type planar and trench metal-oxide-semiconductor(MOS) capacitors are fabricated and characterized.Compared with planar MOSFEF,the trench MOSFET shows hardly larger ΔV_(th,sub) in wide temperature range from 25 0 C to 300 0 C.When operating temperature range is from 25 ℃ to 300 ℃,the off-state negative V_(gs) of planar and trench MOSFETs should be safely above-4 V and-2 V,respectively,to alleviate the effect of ΔV_(th,sub) on the normal operation.With the help of P-type planar and trench MOS capacitors,it is confirmed that the obvious ΔV_(th,sub) of 4 H-SiC MOSFET originates from the high density of the hole interface traps between intrinsic Fermi energy level(E_(i)) and valence band(E_(v)).The maximumΔV_(th,sub) of trench MOSFET is about twelve times larger than that of planar MOSFET,owing to higher density of interface states(D_(it)) between E_(i) and E_(v).These research results will be very helpful for the application of 4 H-SiC MOSFET and the improvement of ΔV_(th,sub) of 4 H-SiC MOSFET,especially in 4 H-SiC trench MOSFET. 展开更多
关键词 4h-sic mosfet subthreshold voltage hysteresis P-type MOS capacitor density of interface states
下载PDF
真空慢退火工艺对4H-SiC核辐射探测器性能的影响
2
作者 杨凯 张春林 +3 位作者 李海霞 李占奎 李荣华 卢子伟 《兰州大学学报(自然科学版)》 CAS CSCD 北大核心 2024年第2期248-252,共5页
制备了一种肖特基二极管结构的4H-SiC辐射探测器.在真空环境下,用不同的温度对欧姆电极进行慢退火处理,达到良好的欧姆接触.对其反向I-V特性和能量分辨率进行测试对比,欧姆电极在800℃条件下性能最好,在全耗尽状态下能量分辨率为1.36%,... 制备了一种肖特基二极管结构的4H-SiC辐射探测器.在真空环境下,用不同的温度对欧姆电极进行慢退火处理,达到良好的欧姆接触.对其反向I-V特性和能量分辨率进行测试对比,欧姆电极在800℃条件下性能最好,在全耗尽状态下能量分辨率为1.36%,耐压测试运行稳定, 200 V偏压下漏电流仅有463 pA.与其他退火温度相比,该工艺下的4H-SiC探测器运行稳定,具有漏电流低、能量分辨率高的优势. 展开更多
关键词 4h-sic探测器 欧姆电极 退火 能量分辨率
下载PDF
基于4H-SiC的开槽四梁式压阻式加速度计设计及仿真研究
3
作者 白贵文 田学东 +1 位作者 雷程 梁庭 《仪表技术与传感器》 CSCD 北大核心 2024年第2期11-14,35,共5页
基于4H-SiC设计了一种开槽四梁式的压阻式加速度计,通过分析开槽位置、开槽大小对传感器灵敏度及固有频率的影响确定了开槽的相关参数,并对该结构采用有限元方法进行了热-力耦合仿真,确定了该结构在不同温度场下施加不同载荷时的理论电... 基于4H-SiC设计了一种开槽四梁式的压阻式加速度计,通过分析开槽位置、开槽大小对传感器灵敏度及固有频率的影响确定了开槽的相关参数,并对该结构采用有限元方法进行了热-力耦合仿真,确定了该结构在不同温度场下施加不同载荷时的理论电压输出。研究结果表明:该结构相较于传统双端四梁结构输出灵敏度提升51.4%,固有频率仅下降14.2%,在ANSYS 600℃的稳态温度场环境下,传感器输入载荷与输出电压成线性关系,理论满量程输出为39.71 mV。 展开更多
关键词 4h-sic 开槽 压阻式加速度计 有限元方法 热-力耦合仿真
下载PDF
4H-SiC晶片热导率的激光拉曼光谱研究
4
作者 任春辉 郭之健 +1 位作者 张宇飞 王凯悦 《太原科技大学学报》 2024年第2期187-192,共6页
在本研究中,使用激光激发的激光拉曼光谱研究了4H-SiC晶片从低温(80 K)到室温(290 K)的热导率。在整个测量过程中,激光既作为拉曼光谱的激发源又作为热源,通过激光加热提高了晶片表面的局部温度。同样,拉曼峰的位置会随着晶片温度的升... 在本研究中,使用激光激发的激光拉曼光谱研究了4H-SiC晶片从低温(80 K)到室温(290 K)的热导率。在整个测量过程中,激光既作为拉曼光谱的激发源又作为热源,通过激光加热提高了晶片表面的局部温度。同样,拉曼峰的位置会随着晶片温度的升高而向高频侧偏移,通过分析拉曼光谱位置的偏移和局部温度升高的关系得到了4H-SiC晶片的热导率。结果表明,4H-SiC晶片的热导率在低温情况下随温度升高而升高,此时K∝T 3,当热导率的值达到最大后随着温度的升高而降低,此时K∝T-1,这归因于声子-声子间相互作用和声子缺陷散射的作用。 展开更多
关键词 4h-sic 热导率 拉曼光谱 低温
下载PDF
具有异质结体二极管和N包围型P柱的4H-SiC超结MOSFET
5
作者 姚登浪 吴栋 +1 位作者 张颖 郭祥 《电子元件与材料》 CAS 北大核心 2023年第12期1454-1461,共8页
利用TCAD仿真研究了一种具有异质结体二极管与N包围型P柱超结的4H-SiC UMOSFET(SJH-MOSFET)。通过在SJH-MOSFET中引入异质结和具有电荷平衡的超结结构,能够有效地优化器件的击穿电压、比导通电阻、反向恢复特性。研究结果表明,薄轻掺杂... 利用TCAD仿真研究了一种具有异质结体二极管与N包围型P柱超结的4H-SiC UMOSFET(SJH-MOSFET)。通过在SJH-MOSFET中引入异质结和具有电荷平衡的超结结构,能够有效地优化器件的击穿电压、比导通电阻、反向恢复特性。研究结果表明,薄轻掺杂的电流扩展层(CSL)和N型包围使得耗尽区变窄,并为电流的流动提供了两个扩散路径,其中CSL使得电子快速地水平扩散,而N型包围允许电子可以垂直地流动,改进后结构的耐压提升了13.6%,栅槽底部高电场降低了10.5%,比导通电阻降低了10.5%,开启时间降低了38.4%,关断时间降低了44.7%;体区嵌入P+多晶硅与漂移区接触形成异质结体二极管,由于异质结特殊的能带结构,使得体二极管在导通时,P+多晶硅里空穴较少地流入到漂移区,使反向恢复电荷降低了42.96%,反向恢复时间降低了4.17%。 展开更多
关键词 U-mosfet 超结 4h-sic 异质结 击穿电压 反向恢复
下载PDF
4H-SiC光导开关性能的仿真研究
6
作者 蓝华英 罗尧天 +2 位作者 崔海娟 肖建平 孙久勋 《半导体光电》 CAS 北大核心 2024年第2期195-199,共5页
碳化硅光导开关是相关领域的研究热点,但是文献中对4H-SiC光导开关的理论研究仍然以集总元件模型为主,仅能给出定性结果,典型文献中瞬态条件下的实验数据还没有定量的理论解释。文章使用SilvacoTCAD软件中的器件-电路混合模式,结合自编... 碳化硅光导开关是相关领域的研究热点,但是文献中对4H-SiC光导开关的理论研究仍然以集总元件模型为主,仅能给出定性结果,典型文献中瞬态条件下的实验数据还没有定量的理论解释。文章使用SilvacoTCAD软件中的器件-电路混合模式,结合自编的载流子迁移率接口程序,对4H-SiC光导开关的光学电学特性进行模拟仿真。单脉冲响应的仿真结果表明,器件在瞬态条件下的峰值光电流随光能的变化与文献中的实验数据相符合,表明所用模型和参数具有合理性。对影响单脉冲响应的主要因素,包括脉冲能量、脉冲宽度、碳化硅厚度,进行了计算和分析。同时,针对两种碳化硅厚度的器件,进行了多脉冲串响应的计算和分析。文章得到的结果和结论对碳化硅光导开关的进一步研究具有较好的参考价值。 展开更多
关键词 4h-sic 光导开关 SilvacoTCAD 仿真模型
下载PDF
1000V 4H-SiC VDMOS结构设计与特性研究
7
作者 李尧 牛瑞霞 +6 位作者 王爱玲 王奋强 蓝俊 张栩莹 张鹏杰 刘良朋 吴回州 《半导体光电》 CAS 北大核心 2024年第3期378-383,共6页
设计并优化了一种基于4H-SiC的1000V垂直双扩散金属氧化物半导体场效应晶体管(VDMOS),在留有50%的裕度后,通过Silvaco仿真软件详细研究了器件各项参数与耐压特性之间的关系。经优化,器件的阈值电压为2.3V,击穿电压达1525V,相较于相同耐... 设计并优化了一种基于4H-SiC的1000V垂直双扩散金属氧化物半导体场效应晶体管(VDMOS),在留有50%的裕度后,通过Silvaco仿真软件详细研究了器件各项参数与耐压特性之间的关系。经优化,器件的阈值电压为2.3V,击穿电压达1525V,相较于相同耐压条件下的Si基VDMOS,4H-SiC VDMOS的击穿电压提升了12%。此外,击穿时4H-SiC VDMOS表面电场分布相对均匀,最大值为3.4×10^(6)V/cm。终端有效长度为15μm,约为Si基VDMOS的6%,总体面积减小了近1/10。并且4H-SiC VDMOS结构简单,与相同耐压条件下的Si基VDMOS相比,未增加额外的工艺步骤,易于实现。 展开更多
关键词 4h-sic 垂直双扩散金属氧化物半导体场效应晶体管 击穿电压 漂移区参数 沟道长度
下载PDF
Low working loss Si/4H-SiC heterojunction MOSFET with analysis of the gate-controlled tunneling effect
8
作者 Hang Chen You-Run Zhang 《Journal of Electronic Science and Technology》 EI CSCD 2023年第4期35-47,共13页
A silicon (Si)/silicon carbide (4H-SiC) heterojunction double-trench metal-oxide-semiconductor field effect transistor (MOSFET) (HDT-MOS) with the gate-controlled tunneling effect is proposed for the first time based ... A silicon (Si)/silicon carbide (4H-SiC) heterojunction double-trench metal-oxide-semiconductor field effect transistor (MOSFET) (HDT-MOS) with the gate-controlled tunneling effect is proposed for the first time based on simulations. In this structure, the channel regions are made of Si to take advantage of its high channel mobility and carrier density. The voltage-withstanding region is made of 4H-SiC so that HDT-MOS has a high breakdown voltage (BV) similar to pure 4H-SiC double-trench MOSFETs (DT-MOSs). The gate-controlled tunneling effect indicates that the gate voltage (V_(G)) has a remarkable influence on the tunneling current of the heterojunction. The accumulation layer formed with positive VG can reduce the width of the Si/SiC heterointerface barrier, similar to the heavily doped region in an Ohmic contact. This narrower barrier is easier for electrons to tunnel through, resulting in a lower heterointerface resistance. Thus, with similar BV (approximately 1770 V), the specific on-state resistance (R_(ON-SP)) of HDT-MOS is reduced by 0.77 mΩ·cm^(2) compared with that of DT-MOS. The gate-to-drain charge (Q_(GD)) and switching loss of HDT-MOS are 52.14% and 22.59% lower than those of DT-MOS, respectively, due to the lower gate platform voltage (V_(GP)) and the corresponding smaller variation (ΔV_(GP)). The figure of merit (Q_(GD)×R_(ON-SP)) of HDT-MOS decreases by 61.25%. Moreover, the heterointerface charges can reduce RON-SP of HDT-MOS due to trap-assisted tunneling while the heterointerface traps show the opposite effect. Therefore, the HDT-MOS structure can significantly reduce the working loss of SiC MOSFET, leading to a lower temperature rise when the devices are applied in the system. 展开更多
关键词 HETEROJUNCTION On-state resistance Silicon carbide(4h-sic)trench metal-oxide-semiconductor field effect transistors(mosfets) Switching loss
下载PDF
The fabrication and characterization of 4H-SiC power UMOSFETs
9
作者 宋庆文 张玉明 +5 位作者 韩吉胜 Philip Tanner Sima Dimitrijev 张义门 汤晓燕 郭辉 《Chinese Physics B》 SCIE EI CAS CSCD 2013年第2期426-428,共3页
The fabrication of 4H-SiC vertical trench-gate metal-oxide-semiconductor field-effect transistors(UMOSFETs) is reported in this paper.The device has a 15-μm thick drift layer with 3×10^15 cm^-3 N-type doping c... The fabrication of 4H-SiC vertical trench-gate metal-oxide-semiconductor field-effect transistors(UMOSFETs) is reported in this paper.The device has a 15-μm thick drift layer with 3×10^15 cm^-3 N-type doping concentration and a 3.1μm channel length.The measured on-state source-drain current density is 65.4 A/cm^2 at Vg = 40 V and VDS = 15 V.The measured threshold voltage(Vth) is 5.5 V by linear extrapolation from the transfer characteristics.A specific on-resistance(Rsp-on) is 181 mΩ·cm^2 at Vg = 40 V and a blocking voltage(BV) is 880 V(IDS = 100 μA@880V) at Vg = 0 V. 展开更多
关键词 Umosfets 4h-sic specific on-resistance blocking voltage
下载PDF
基于国产单晶衬底的150 mm 4H-SiC同质外延技术进展
10
作者 赵志飞 王翼 +3 位作者 周平 李士颜 陈谷然 李赟 《固体电子学研究与进展》 CAS 北大核心 2023年第2期147-157,共11页
高阻断电压、大功率密度、高转化效率是电力电子器件技术持续追求的目标,基于4H-SiC优异的材料特性,在电力电子器件应用方面具有广阔的发展前景。围绕SiC MOSFET器件对外延材料的需求,介绍了国内外主流的SiC外延设备及国产SiC衬底的发展... 高阻断电压、大功率密度、高转化效率是电力电子器件技术持续追求的目标,基于4H-SiC优异的材料特性,在电力电子器件应用方面具有广阔的发展前景。围绕SiC MOSFET器件对外延材料的需求,介绍了国内外主流的SiC外延设备及国产SiC衬底的发展,并重点介绍了宽禁带半导体电力电子器件国家重点实验室在国产150 mm(6英寸)SiC衬底上的高速外延技术进展。通过关键技术攻关,实现了150 mm SiC外延材料表面缺陷密度≤0.5 cm-2,BPD缺陷密度≤0.1 cm-2,片内掺杂浓度不均匀性≤5%,片内厚度不均匀性≤1%。基于自主外延材料,实现了650~1200 V SiC MOSFET产品商业化以及6.5~15 kV高压SiC MOSFET器件的产品定型。 展开更多
关键词 外延设备 单晶衬底 4h-sic 同质外延 外延缺陷
下载PDF
4H-SiC埋沟MOSFET的研制(英文)
11
作者 郜锦侠 张义门 张玉明 《Journal of Semiconductors》 EI CAS CSCD 北大核心 2004年第12期1561-1566,共6页
研制了 4 H - Si C热氧化生长氧化层埋沟 n MOSFET.用室温下 N离子注入的方法形成埋沟区和源漏区 ,然后在 16 0 0℃进行激活退火 .离子注入所得到的埋沟区深度大约为 0 .2μm .从转移特性提取出来的峰值场效应迁移率约为 18.1cm2 /(V... 研制了 4 H - Si C热氧化生长氧化层埋沟 n MOSFET.用室温下 N离子注入的方法形成埋沟区和源漏区 ,然后在 16 0 0℃进行激活退火 .离子注入所得到的埋沟区深度大约为 0 .2μm .从转移特性提取出来的峰值场效应迁移率约为 18.1cm2 /(V· s) .造成低场效应迁移率的主要因素可能是粗糙的器件表面 (器件表面布满密密麻麻的小坑 ) .3μm和 5μm器件的阈值电压分别为 1.73V和 1.72 V.3μm器件饱和跨导约为 10 2μS(VG=2 0 V ,VD=10 V ) 展开更多
关键词 4h-sic 埋沟 mosfet 场效应迁移率
下载PDF
4H-SiC隐埋沟道MOSFET迁移率的研究(英文)
12
作者 郜锦侠 张义门 张玉明 《Journal of Semiconductors》 EI CAS CSCD 北大核心 2006年第2期283-289,共7页
研究了几种因素对4H-SiC隐埋沟道MOSFET沟道迁移率的影响.提出了一个简单的模型用来定量分析串联电阻对迁移率的影响.串联电阻不仅会使迁移率降低,还会使峰值场效应迁移率所对应的栅压减小.峰值场效应迁移率和串联电阻的关系可用一个二... 研究了几种因素对4H-SiC隐埋沟道MOSFET沟道迁移率的影响.提出了一个简单的模型用来定量分析串联电阻对迁移率的影响.串联电阻不仅会使迁移率降低,还会使峰值场效应迁移率所对应的栅压减小.峰值场效应迁移率和串联电阻的关系可用一个二次多项式来准确描述.详细分析了均匀分布和不均匀分布的界面态对场效应迁移率的影响.对于指数分布的界面态,低栅压下界面态的影响基本上可以忽略不计,随着栅压的增加,界面态的影响越来越显著. 展开更多
关键词 4h-sic 隐埋沟道 mosfet 迁移率 串联电阻 界面态
下载PDF
用于电路模拟的4H-SiC MOSFET高温沟道电子迁移率模型
13
作者 戴振清 杨瑞霞 杨克武 《Journal of Semiconductors》 EI CAS CSCD 北大核心 2007年第8期1252-1255,共4页
提出了适用于电路模拟的4H-SiCn-MOSFET高温沟道电子迁移率模型.在新模型中,引入了横向有效电场和表面粗糙散射的温度依赖性,电子饱和漂移速度与横向有效电场和温度的关系,以及改进的界面陷阱电荷和固定氧化物电荷库仑散射模型等因素.... 提出了适用于电路模拟的4H-SiCn-MOSFET高温沟道电子迁移率模型.在新模型中,引入了横向有效电场和表面粗糙散射的温度依赖性,电子饱和漂移速度与横向有效电场和温度的关系,以及改进的界面陷阱电荷和固定氧化物电荷库仑散射模型等因素.采用与温度-阈值电压实验曲线拟合的方法,确定了界面态参数和固定氧化物电荷.基于新迁移率模型的模拟结果与实验吻合. 展开更多
关键词 4h-sic N-mosfet 阈值电压 界面态参数 高温迁移率
下载PDF
氮离子注入提高4H-SiC n-MOSFET沟道迁移率的分析(英文)
14
作者 周郁明 李勇杰 《固体电子学研究与进展》 CAS CSCD 北大核心 2016年第2期99-105,共7页
氮离子注入提高4H-SiC MOSFET的沟道迁移率来自两方面的原因:一是减小了界面态密度,另一个是反掺杂。本文详细研究了这两方面的原因。结果表明,当氮的反掺杂浓度和P型衬底的掺杂浓度可以相比较的时候,氮离子注入提高4H-SiC MOSFET的迁... 氮离子注入提高4H-SiC MOSFET的沟道迁移率来自两方面的原因:一是减小了界面态密度,另一个是反掺杂。本文详细研究了这两方面的原因。结果表明,当氮的反掺杂浓度和P型衬底的掺杂浓度可以相比较的时候,氮离子注入提高4H-SiC MOSFET的迁移率来自于界面态密度的减小;随着反掺杂浓度的增加,反掺杂在氮离子注入提高沟道迁移率的贡献越来越多,同时,在这种情况下,限制沟道迁移率的机制是表面粗糙度散射。 展开更多
关键词 4h-sic金属氧化物场效应晶体管 场效应迁移率 界面态密度 氮离子注入 反掺杂
下载PDF
基于磷钝化栅介质的1.2kV 4H-SiC DMOSFET 被引量:1
15
作者 刘佳佳 刘英坤 +2 位作者 谭永亮 张力江 崔玉兴 《电子学报》 EI CAS CSCD 北大核心 2018年第8期2026-2029,共4页
本文对比了NO退火和磷掺杂两种栅钝化工艺,其中磷钝化采用了平面扩散源进行掺杂,通过C-V特性进行了4H-SiC/SiO2界面特性评价,使用Terman法分析计算获得距导带底0.2-0.4e V范围内界面态密度.结果表明引入磷比氮能更有效降低界面态密度,... 本文对比了NO退火和磷掺杂两种栅钝化工艺,其中磷钝化采用了平面扩散源进行掺杂,通过C-V特性进行了4H-SiC/SiO2界面特性评价,使用Terman法分析计算获得距导带底0.2-0.4e V范围内界面态密度.结果表明引入磷比氮能更有效降低界面态密度,提高沟道载流子迁移率.其次,对比了两种栅钝化工艺制备的4H-SiC DMOSFET器件性能,实验表明采用磷钝化工艺处理的器件性能更优.最后,基于磷掺杂钝化工艺首次制备出击穿电压为1200V、导通电阻为20mΩ、漏源电流为75 A、阈值电压为2.4V的4H-SiC DMOSFET. 展开更多
关键词 4h-sic mosfet 4h-sic/SiO2界面 磷钝化 界面态密度
下载PDF
4H-SiC台阶型沟槽MOSFET器件 被引量:3
16
作者 张跃 张腾 +1 位作者 黄润华 柏松 《电子元件与材料》 CAS CSCD 北大核心 2022年第4期376-380,共5页
介绍了一种4H-SiC台阶型沟槽MOSFET器件。该结构引入了台阶状沟槽,使用TCAD软件对台阶状沟槽的数量、深度、宽度等参数进行了拉偏仿真,确定了最优台阶结构参数。仿真结果表明,与传统的UMOS器件相比,最优台阶结构参数下的台阶状沟槽MOSFE... 介绍了一种4H-SiC台阶型沟槽MOSFET器件。该结构引入了台阶状沟槽,使用TCAD软件对台阶状沟槽的数量、深度、宽度等参数进行了拉偏仿真,确定了最优台阶结构参数。仿真结果表明,与传统的UMOS器件相比,最优台阶结构参数下的台阶状沟槽MOSFET器件关断状态下的栅氧化层尖峰电场减小了12%,FOM值提升了5.1%。提出了形成台阶的一种可行性方案,并给出了实验结果,SEM结果表明,可以通过侧墙生长加湿法腐蚀的方法形成形貌良好的台阶。 展开更多
关键词 4h-sic 台阶型沟槽 mosfet 栅氧化层 尖峰电场 FOM值
下载PDF
晶圆各向异性对4H-SiC基VDMOSFET单粒子效应的影响 被引量:2
17
作者 刘忠永 蔡理 +3 位作者 刘保军 刘小强 崔焕卿 杨晓阔 《固体电子学研究与进展》 CSCD 北大核心 2017年第4期234-238,256,共6页
研究了晶圆各向异性对4H-SiC基垂直双扩散MOSFET(VDMOSFET)单粒子效应的影响。建立了器件二维仿真结构,选取合适的仿真模型并对参数进行了修正。仿真结果表明,基于(0001)和(11 2-0)晶圆器件的单粒子烧毁(SEB)阈值电压(V_(SEB))分别为350... 研究了晶圆各向异性对4H-SiC基垂直双扩散MOSFET(VDMOSFET)单粒子效应的影响。建立了器件二维仿真结构,选取合适的仿真模型并对参数进行了修正。仿真结果表明,基于(0001)和(11 2-0)晶圆器件的单粒子烧毁(SEB)阈值电压(V_(SEB))分别为350V和255V,SEB发生时的临界击穿电场强度分别为2.4×10~6 V/cm和1.8×10~6 V/cm。在V_d=30V、V_g=-13.9 V的偏置条件下,两种晶圆器件的氧化层最大瞬态电场均为5.6×10~6 V/cm。结果表明晶圆各向异性导致(0001)晶圆器件的抗SEB能力更强,而对单粒子栅穿效应(SEGR)没有影响。 展开更多
关键词 4h-sic 晶圆各向异性 单粒子烧毁 单粒子栅穿
下载PDF
4H-SiC MOSFET静态温度特性的仿真分析 被引量:1
18
作者 曾亮 王翠霞 +3 位作者 吴江枫 余有灵 李诚瞻 杜星 《机车电传动》 北大核心 2020年第1期45-48,共4页
SiC材料具有较大的禁带宽度、高临界电场、高载流子饱和漂移速度和高热导率等优良特性,能广泛应用在高温、高压、大功率等领域。为探究温度对4H-SiC MOSFET静态特性的影响规律,以指导高温高压环境下4H-SiC MOSFET的设计与制造,文章基于S... SiC材料具有较大的禁带宽度、高临界电场、高载流子饱和漂移速度和高热导率等优良特性,能广泛应用在高温、高压、大功率等领域。为探究温度对4H-SiC MOSFET静态特性的影响规律,以指导高温高压环境下4H-SiC MOSFET的设计与制造,文章基于Silvaco平台对高压4H-SiC MOSFET器件进行了仿真建模,获得了其不同温度下的击穿电压、转移特性和输出特性,探究了温度对其击穿电压、阈值电压、饱和漏电流、导通电阻的影响规律。文章最终得到了300 K时击穿电压为4450 V的SiC MOSFET器件元胞结构模型,验证了其静态特性及参数受温度影响较明显,该影响规律符合SiC MOSFET的静态特性理论。 展开更多
关键词 4h-sic mosfet 碳化硅 静态特性 温度特性 器件仿真
下载PDF
4H-SiC基半超结VDMOSFET单粒子烧毁效应 被引量:1
19
作者 刘忠永 蔡理 +3 位作者 刘保军 刘小强 崔焕卿 杨晓阔 《空军工程大学学报(自然科学版)》 CSCD 北大核心 2018年第3期95-100,共6页
4H-SiC半超结垂直双扩散金属氧化物半导体场效应管(VDMOSFET)由于N型底部辅助层(NBAL)的引入,可以采用相对较小深宽比的超结结构,从而降低了制造工艺的成本与难度。利用器件仿真器Atlas建立了器件的二维仿真结构,对4H-SiC超结和半超结VD... 4H-SiC半超结垂直双扩散金属氧化物半导体场效应管(VDMOSFET)由于N型底部辅助层(NBAL)的引入,可以采用相对较小深宽比的超结结构,从而降低了制造工艺的成本与难度。利用器件仿真器Atlas建立了器件的二维仿真结构,对4H-SiC超结和半超结VDMOSFET的单粒子烧毁(SEB)效应进行了对比,随后研究了NBAL浓度变化对4H-SiC半超结VDMOSFET抗SEB能力的影响。结果表明,在相同漏电压下,NBAL导致半超结VDMOSFET在N-漂移区/N+衬底结处的电场峰值比超结VDMOSFET的电场峰值降低了27%。超结VDMOSFET的SEB阈值电压(VSEB)为920V,半超结VDMOSFET的VSEB为1 010V,半超结VDMOSFET的抗SEB能力提升了10%。随着NBAL浓度的逐渐增加,半超结VDMOSFET的抗SEB能力先增强后减弱,存在一个最优的NBAL浓度使其抗SEB能力最好。 展开更多
关键词 4h-sic 垂直双扩散mosfet 半超结 单粒子烧毁
下载PDF
4H-SiC SP-MPS二极管迅回效应的仿真研究
20
作者 姜佳池 汪再兴 +2 位作者 保玉璠 彭华溢 李尧 《电子元件与材料》 CAS 北大核心 2023年第10期1221-1226,共6页
为了抑制4H-SiC MPS二极管的迅回效应,在传统结构的肖特基结下方引入P-轻掺杂区形成SP-MPS结构。给出简化电阻模型和等效电路图分析MPS二极管的正向导通特性,仿真了肖特基区宽度、P+区结深及P-区深度等关键参数对迅回效应的影响。研究... 为了抑制4H-SiC MPS二极管的迅回效应,在传统结构的肖特基结下方引入P-轻掺杂区形成SP-MPS结构。给出简化电阻模型和等效电路图分析MPS二极管的正向导通特性,仿真了肖特基区宽度、P+区结深及P-区深度等关键参数对迅回效应的影响。研究结果表明,减小肖特基区宽度、增加P+区结深均可有效抑制迅回效应。SPMPS结构通过添加P-轻掺杂区来调整肖特基势垒高度进而控制转折电压的大小,增加P-区深度对迅回效应具有抑制作用,但与P-区掺杂浓度基本无关。对比传统MPS结构,在P-区深度为0.25μm、掺杂浓度为1×10^(17)cm^(-3)的条件下,SP-MPS结构的肖特基势垒高度增加了35.7%,转折电压降低了73.2%,明显改善迅回效应对MPS二极管正向特性的影响。 展开更多
关键词 4h-sic MPS二极管 迅回效应 转折电压 肖特基势垒高度
下载PDF
上一页 1 2 19 下一页 到第
使用帮助 返回顶部