期刊文献+
共找到1篇文章
< 1 >
每页显示 20 50 100
二维5/3小波变换在并行计算单元中的设计实现 被引量:1
1
作者 温琳卉 谢憬 王国兴 《微电子学与计算机》 CSCD 北大核心 2013年第7期47-50,共4页
本文提出了一种针对整数二维5/3小波提升算法的并行计算设计方案,其整体结构具有行变换与列变换之间并行计算、数据分组输入、不同行变换(列变换)之间并行计算的特点.文中重点介绍了该小波提升算法的取整处理模式、算法改进和硬件设计... 本文提出了一种针对整数二维5/3小波提升算法的并行计算设计方案,其整体结构具有行变换与列变换之间并行计算、数据分组输入、不同行变换(列变换)之间并行计算的特点.文中重点介绍了该小波提升算法的取整处理模式、算法改进和硬件设计实现等方面.本文结构平均每周期输出2个变换结果,完成对N×N大小图像的处理需花费大约N2/2个时钟周期,同时在FPGA中实现最高同步时钟频率394. 展开更多
关键词 5 3整数小波提升变换 并行计算单元 硬件设计 FPGA
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部