期刊文献+
共找到1篇文章
< 1 >
每页显示 20 50 100
Sigma Delta ADC中高抽取率滤波器设计 被引量:4
1
作者 郑伟 高博 +2 位作者 刘玥伽 林志滨 龚敏 《电子测量技术》 2020年第6期160-164,共5页
为了解决高阶Sigma-Delta模数转换器(ADC)在折叠带附近噪声衰减不足的问题,针对积分梳状(CIC)函数的零点进行分析,采用了一种零点偏移sinc函数(RS)提高了折叠带附近噪声抑制能力。针对设计中高抽取率和低功耗要求,采用RS函数作为Sigma D... 为了解决高阶Sigma-Delta模数转换器(ADC)在折叠带附近噪声衰减不足的问题,针对积分梳状(CIC)函数的零点进行分析,采用了一种零点偏移sinc函数(RS)提高了折叠带附近噪声抑制能力。针对设计中高抽取率和低功耗要求,采用RS函数作为Sigma Delta抽取滤波器的第一级,其后级联两级FIR滤波器完成一款抽取率为256的数字抽取器。5阶RS滤波器,降低了折叠带附近的高频噪声折叠到基带的的影响;第二级和第三级采用转置结构FIR滤波器分别进行32和2的抽取,转置结构的FIR滤波器能够实现了高吞吐量数据处理。整体结构基于0.18μm CMOS标准工艺,结合4阶级联结构、4 bit量化sigma delta调制器结构,可以在20 MHz工作频率下获得160 dB以上的动态范围,最终输出数据有效位数(ENOB)达24 bit,功率为15 MW,面积3.9 mm^2。 展开更多
关键词 SIGMA-DELTA模数转换器 5阶rs滤波器 高精度 数字抽取器 FPGA
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部